1Gb: x4, x8, x16 DDR3 SDRAM
Commands
Figure 45: DLL Disable tDQSCK
T0
T1
T2
T3
T4
T5
T6
T7
T8
T9
T10
CK#
CK
READ
Valid
NOP
NOP
NOP
NOP
NOP
NOP
NOP
NOP
NOP
NOP
Command
Address
RL = AL + CL = 6 (CL = 6, AL = 0)
CL = 6
DQS, DQS# DLL on
DQ BL8 DLL on
DI
b
DI
DI
DI
DI
DI
DI
DI
b + 1
b + 2
b + 3
b + 4
b + 5
b + 6
b + 7
RL (DLL_DIS) = AL + (CL - 1) = 5
DQSCK (DLL_DIS) MIN
t
DQS, DQS# DLL off
DQ BL8 DLL disable
DI
b
DI
DI
DI
DI
DI
DI
DI
b + 1
b + 2
b + 3
b + 4
b + 5
b + 6
b + 7
t
DQSCK (DLL_DIS) MAX
DQS, DQS# DLL off
DQ BL8 DLL disable
DI
b
DI
DI
DI
DI
DI
DI
DI
b + 1
b + 2
b + 3
b + 4
b + 5
b + 6
b + 7
Transitioning Data
Don’t Care
Table 74: READ Electrical Characteristics, DLL Disable Mode
Parameter
Symbol
tDQSCK (DLL_DIS)
Min
Max
10
Unit
ns
Access window of DQS from CK, CK#
1
PDF: 09005aef826aa906
1Gb_DDR3_SDRAM.pdf - Rev. L 03/13 EN
Micron Technology, Inc. reserves the right to change products or specifications without notice.
126
2006 Micron Technology, Inc. All rights reserved.