TMS320TCI6487
TMS320TCI6488
Communications Infrastructure Digital Signal Processor
SPRS358F–APRIL 2007–REVISED AUGUST 2008
www.ti.com
Not all masters on the TCI6487/8 DSP may connect to slaves. Allowed connections are summarized in
Table 4-1 and Table 4-2.
Table 4-1. SCR A Connection Matrix
C64x+
MEGAMODULE
CORE 0
C64x+
MEGAMODULE
CORE 1
C64x+
MEGAMODULE
CORE 2
SCR B (Br4)
SCR B (Br5)
AIF (Br19)
SCR B (Br2)
SCR B (Br3)
TPTC3-RM
TPTC3-WM
TPTC4-RM
TPTC4-WM
TPTC5-RM
TPTC5-WM
RAC BE 0 (Br1)
N
N
Y
Y
N
N
N
N
Y
N
N
N
N
Y
Y
Y
Y
N
Y
Y
Y
Y
Y
Y
Y
Y
N
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Table 4-2. SCR B Connection Matrix
TCP
(Br12)
VCP
(Br11)
SCR D
(Br10)
SCR C
(Br9)
RAC
(Br8)
SCR A
(Br2)
SCR A
(Br3)
L3 ROM
DDR2
TPTC0-RM
Y
Y
Y
N
N
Y
Y
N
N
N
N
N
N
Y
Y
Y
Y
Y
N
N
Y
Y
N
Y
N
N
Y
Y
N
N
N
N
N
Y
Y
Y
Y
N
N
N
N
Y
Y
Y
Y
Y
N
N
Y
Y
Y
Y
N
N
N
N
Y
Y
Y
Y
Y
N
N
N
N
Y
Y
N
N
N
N
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
N
N
Y
Y
N
N
Y
Y
Y
N
N
N
Y
Y
Y
TPTC0-WM
Y
Y
TPTC1-RM
N
N
TPTC1-WM
N
N
TPTC2-RM
Y
Y
TPTC2-WM
Y
Y
EMAC (Br7)
N
N
RapidIO
N
N
RapidIO CPPI (Br17)
RAC BE 1 (Br18)
SCR A (Br4)
N
N
N
Y
N
N
SCR A (Br5)
N
N
C64x+ Megamodule Core 0
C64x+ Megamodule Core 1
C64x+ Megamodule Core 2
Y
N
Y
N
Y
N
The SCR C connection matrix allows for the master to SCR B to access any of the 32-bit slaves on the
switch fabric, plus the boot ROM. The SCR C switch connections between SCR B (Br9) to McBSP0 and
McBSP1 are required.
4.3 Configuration Switch Fabric
Figure 4-2 shows the connections between the C64x+ Megamodules and the configuration switched
central resource (SCR).
54
System Interconnect
Submit Documentation Feedback