欢迎访问ic37.com |
会员登录 免费注册
发布采购

AS7C331MPFS18A-250TQC 参数 Datasheet PDF下载

AS7C331MPFS18A-250TQC图片预览
型号: AS7C331MPFS18A-250TQC
PDF下载: 下载PDF文件 查看货源
内容描述: [Standard SRAM, 1MX18, 6.5ns, CMOS, PQFP100, 14 X 20 MM, TQFP-100]
分类和应用: 静态存储器内存集成电路
文件页数/大小: 21 页 / 411 K
品牌: ISSI [ INTEGRATED SILICON SOLUTION, INC ]
 浏览型号AS7C331MPFS18A-250TQC的Datasheet PDF文件第1页浏览型号AS7C331MPFS18A-250TQC的Datasheet PDF文件第3页浏览型号AS7C331MPFS18A-250TQC的Datasheet PDF文件第4页浏览型号AS7C331MPFS18A-250TQC的Datasheet PDF文件第5页浏览型号AS7C331MPFS18A-250TQC的Datasheet PDF文件第6页浏览型号AS7C331MPFS18A-250TQC的Datasheet PDF文件第7页浏览型号AS7C331MPFS18A-250TQC的Datasheet PDF文件第8页浏览型号AS7C331MPFS18A-250TQC的Datasheet PDF文件第9页  
AS7C331MPFS18A  
®
Pin and ball designations  
Pin configuration for 100-pin TQFP  
A
NC  
NC  
NC  
1
80  
79  
78  
77  
76  
75  
74  
73  
72  
71  
70  
69  
68  
67  
66  
65  
64  
63  
62  
61  
60  
59  
58  
57  
56  
55  
54  
53  
52  
51  
NC  
NC  
V
2
3
V
4
DDQ  
DDQ  
V
V
5
SSQ  
SSQ  
NC  
NC  
NC  
6
DQa  
DQa  
DQa  
7
DQb  
DQb  
8
9
V
V
10  
11  
12  
13  
SSQ  
SSQ  
V
V
DDQ  
DDQ  
DQb  
DQb  
DQ  
a
DQ  
a
V
SS  
FT 14  
15  
NC 16  
NC  
V
DD  
TQFP 14 × 20 mm  
1M x 18  
VDD  
ZZ  
V
17  
18  
19  
20  
21  
22  
23  
24  
SS  
DQa  
DQa  
DQb  
DQb  
V
V
DDQ  
DDQ  
V
V
SSQ  
SSQ  
DQa  
DQa  
NC  
DQb  
DQb  
DQPb  
NC  
NC 25  
V
V
26  
27  
SSQ  
SSQ  
V
V
DDQ  
DDQ  
NC  
NC  
NC  
NC 28  
NC 29  
NC 30  
Ball assignments for 165-ball BGA  
ꢀꢉ  
A
ꢀꢀ  
A
NC  
A
CE0  
BWb  
NC  
NC  
BWa  
VSS  
VSS  
VSS  
VSS  
VSS  
VSS  
VSS  
VSS  
VSS  
VSS  
NC  
CE2  
CLK  
VSS  
VSS  
VSS  
VSS  
VSS  
VSS  
VSS  
VSS  
VSS  
VSS  
A
BWE  
GWE  
VSS  
VSS  
VSS  
VSS  
VSS  
VSS  
VSS  
VSS  
VSS  
NC  
ADSC  
OE  
ADV  
ADSP  
VDDQ  
VDDQ  
VDDQ  
VDDQ  
VDDQ  
NC  
NC  
A
CE1  
A
NC  
DQPa  
DQa  
DQa  
DQa  
DQa  
ZZ  
NC  
NC  
DQb  
DQb  
DQb  
DQb  
NC  
NC  
NC  
NC  
NC  
NC  
NC  
NC  
VDDQ  
VDDQ  
VDDQ  
VDDQ  
VDDQ  
NC  
VSS  
VDD  
VDD  
VDD  
VDD  
VDD  
VDD  
VDD  
VDD  
VDD  
VSS  
A
VSS  
NC  
NC  
NC  
NC  
NC  
NC  
DQa  
DQa  
DQa  
DQa  
NC  
A
NC  
VDD  
VDD  
VDD  
VDD  
VDD  
VDD  
VDD  
VDD  
VDD  
VSS  
NC  
NC  
NC  
FT  
DQb  
DQb  
DQb  
DQb  
DQPb  
NC  
VDDQ  
VDDQ  
VDDQ  
VDDQ  
VDDQ  
A
VDDQ  
VDDQ  
VDDQ  
VDDQ  
VDDQ  
A
NC  
NC  
NC  
NC  
NC  
A
VSS  
TDO  
TCK  
1
TDI  
TMS  
A1  
A
1
LBO  
A
A
A0  
A
A
A
A
1 A0 and A1 are the two least significant bits (LSB) of the address field and set the internal burst counter if burst is desired.  
12/ 2/ 02, v. 0.9.2 Advance Info  
Alliance Semiconductor  
2 of 21