欢迎访问ic37.com |
会员登录 免费注册
发布采购

EP20K200RC208-1 参数 Datasheet PDF下载

EP20K200RC208-1图片预览
型号: EP20K200RC208-1
PDF下载: 下载PDF文件 查看货源
内容描述: 现场可编程门阵列(FPGA)的\n [Field Programmable Gate Array (FPGA) ]
分类和应用: 现场可编程门阵列
文件页数/大小: 114 页 / 1501 K
品牌: ETC [ ETC ]
 浏览型号EP20K200RC208-1的Datasheet PDF文件第52页浏览型号EP20K200RC208-1的Datasheet PDF文件第53页浏览型号EP20K200RC208-1的Datasheet PDF文件第54页浏览型号EP20K200RC208-1的Datasheet PDF文件第55页浏览型号EP20K200RC208-1的Datasheet PDF文件第57页浏览型号EP20K200RC208-1的Datasheet PDF文件第58页浏览型号EP20K200RC208-1的Datasheet PDF文件第59页浏览型号EP20K200RC208-1的Datasheet PDF文件第60页  
APEX 20K Programmable Logic Device Family Data Sheet  
The APEX 20K device instruction register length is 10 bits. The APEX 20K  
device USERCODE register length is 32 bits. Tables 20 and 21 show the  
boundary-scan register length and device IDCODE information for  
APEX 20K devices.  
Table 20. APEX 20K Boundary-Scan Register Length  
Device  
Boundary-Scan Register Length  
EP20K30E  
EP20K60E  
EP20K100  
420  
624  
786  
EP20K100E  
EP20K160E  
EP20K200  
774  
984  
1,176  
1,164  
1,266  
1,536  
1,506  
1,806  
2,190  
1 (1)  
EP20K200E  
EP20K300E  
EP20K400  
EP20K400E  
EP20K600E  
EP20K1000E  
EP20K1500E  
Note:  
(1) This device does not support JTAG boundary scan testing.  
56  
Altera Corporation  
 复制成功!