R
Virtex-II Platform FPGAs: Pinout Information
Table 7: FG456/FGG456 BGA — XC2V250, XC2V500, and XC2V1000
Bank
Pin Description
Pin Number
W12
No Connect in XC2V250
No Connect in XC2V500
4
4
4
4
IO_L95N_4/GCLK3S
IO_L95P_4/GCLK2P
IO_L96N_4/GCLK1S
IO_L96P_4/GCLK0P
Y12
AA12
AB12
5
5
5
5
5
5
5
5
5
5
5
5
5
5
5
5
5
5
5
5
5
5
5
5
5
5
5
5
5
IO_L96N_5/GCLK7S
IO_L96P_5/GCLK6P
IO_L95N_5/GCLK5S
IO_L95P_5/GCLK4P
IO_L94N_5
AA11
Y11
W11
V11
U11
U10
AB10
AA10
Y10
W10
V10
V9
IO_L94P_5/VREF_5
IO_L93N_5
IO_L93P_5
IO_L92N_5
IO_L92P_5
IO_L91N_5
IO_L91P_5/VREF_5
IO_L54N_5
AB9
AA9
Y9
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
IO_L54P_5
IO_L52N_5
IO_L52P_5
W9
IO_L51N_5/VREF_5
IO_L51P_5
AB8
AA8
Y8
IO_L49N_5
IO_L49P_5
W8
IO_L24N_5
U9
NC
NC
NC
NC
NC
NC
NC
NC
IO_L24P_5
V8
IO_L22N_5
AB7
AA7
Y7
IO_L22P_5
IO_L21N_5/VREF_5
IO_L21P_5
W7
IO_L19N_5
AB6
AA6
Y6
IO_L19P_5
IO_L06N_5
DS031-4 (v3.5) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
25