R
Virtex-II Platform FPGAs: Pinout Information
Table 7: FG456/FGG456 BGA — XC2V250, XC2V500, and XC2V1000
Bank
Pin Description
IO_L06P_5
Pin Number
W6
No Connect in XC2V250
No Connect in XC2V500
5
5
5
5
5
5
5
5
5
5
5
IO_L05N_5/VRP_5
IO_L05P_5/VRN_5
IO_L04N_5
V7
V6
AB5
AA5
Y5
IO_L04P_5/VREF_5
IO_L03N_5/D4/ALT_VRP_5
IO_L03P_5/D5/ALT_VRN_5
IO_L02N_5/D6
W5
AB4
AA4
Y4
IO_L02P_5/D7
IO_L01N_5/RDWR_B
IO_L01P_5/CS_B
AA3
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
IO_L01P_6
IO_L01N_6
V5
U5
Y2
Y1
V4
V3
W2
W1
U4
U3
V2
V1
U2
U1
T5
R5
T4
T3
T2
T1
R4
R3
IO_L02P_6/VRN_6
IO_L02N_6/VRP_6
IO_L03P_6
IO_L03N_6/VREF_6
IO_L04P_6
IO_L04N_6
IO_L06P_6
IO_L06N_6
IO_L19P_6
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
IO_L19N_6
IO_L21P_6
IO_L21N_6/VREF_6
IO_L22P_6
IO_L22N_6
IO_L24P_6
IO_L24N_6
IO_L43P_6
IO_L43N_6
IO_L45P_6
IO_L45N_6/VREF_6
DS031-4 (v3.5) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
26