R
Virtex-II Platform FPGAs: Pinout Information
Table 7: FG456/FGG456 BGA — XC2V250, XC2V500, and XC2V1000
Bank
Pin Description
IO_L21P_1
Pin Number
D16
No Connect in XC2V250
No Connect in XC2V500
1
1
1
1
1
1
1
1
1
1
1
1
1
NC
NC
IO_L06N_1
E16
IO_L06P_1
E17
IO_L05N_1
A17
IO_L05P_1
B17
IO_L04N_1
C17
IO_L04P_1/VREF_1
IO_L03N_1/VRP_1
IO_L03P_1/VRN_1
IO_L02N_1
D17
A18
B18
C18
IO_L02P_1
D18
IO_L01N_1
A19
IO_L01P_1
B19
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
IO_L01N_2
IO_L01P_2
C21
C22
E18
F18
D21
D22
E19
E20
E21
E22
F19
F20
F21
F22
G18
H18
G19
G20
G21
G22
IO_L02N_2/VRP_2
IO_L02P_2/VRN_2
IO_L03N_2
IO_L03P_2/VREF_2
IO_L04N_2
IO_L04P_2
IO_L06N_2
IO_L06P_2
IO_L19N_2
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
IO_L19P_2
IO_L21N_2
IO_L21P_2/VREF_2
IO_L22N_2
IO_L22P_2
IO_L24N_2
IO_L24P_2
IO_L43N_2
IO_L43P_2
DS031-4 (v3.5) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
21