RSL10
2
• Arm Cortex−M3◦ࡈ
:32ĭᨘᆣ,ꢑ✈nൾ៖ၴ
• ꢃႆ
ꢆꢇŔᖅ׃
:I C、UART、ꢈꢇSPIᖅ׃
、
• LPDSP32:32ĭ֬Harvard DSPᨘᆣ,ꢂៀꢈꢨǁ
• ꢀЭꢁ:ई2.4 GHzꢓֱࡈ
ꢆꢪ⛺,RFFE
fꢬ◦ย。
• ტᵅꢈᨗ╧ꢉᕂࡈ
(ASRC)ᰁष٬
ꢊꢀǁඟ៖ꢋᰁष
ꢂꢆយჯ。ꢒꢓǁඟ៖ꢏꣅᖰŻfꢀꢧꢃႆ
ᤚЖ,꣠꣡RTCԯꢇ៖ၯᐠş✈ꢆ꣘ͅ៖ꢏ。
• ≕ἛŔꢌ៖យᨨ:ֱᖅꢓꢨǁ៖,ᆥ꣢®
ꢓЭ꣏ꢆXTAL/PLLÅ48 MHzꢆ៖ꢏꢉႆෙꢃ
RSL10ᙱ៖。ई⛽ֱ/ᖅꢓꢨǁ៖,RSL10
͓꣣48 MHz XTAL、ͥꣁRCᔏꢻࡈ
、32 kHzꢃᔏꢻ
ࡈ
ꣁ៖ꢏ。ꢁꢓRTC៖ꢏ(32 kHz)ꣅ
ईꢚႆꢛ
ꢜᰁჯ⛻ş✈。
Å෦ͥꣁXTAL、RCꢃᔏꢻࡈ
ᝐ
ഷ꣘꣤꣥ͅļꢂ᥅ꢗ。
• ԯꢂဆ̼Ö:ྭ5ꢍꢎ,ᜏᓡ2 Mbpsꢓꢭꢮ
ᙱꢆൺЖԯꢇ。
• ૺꢍസʈᦖᥤ:ᖰŻ76 kBꢆSRAM꣦ၯസʈ٬
88 kBꢆSRAMᝐᕎസʈ。ᖰŻ͑384 kBꢆꢟസ,
✈nസʈྭ᧨٬͖
¶ၴ✈。Arm Cortex−M3◦
• IPƽᒄѿꢎ:ƽ꣧⛹យៀ꣨૭Жංᐗꢆꢟസͥ
• ῑႆȱǰᰁჯ:ई⛽ꢩꢽꢾꢴ៖,RSL10
ꢳͅꢚ
50 nA (1.25 V VBAT)。
♦ꢄ༬ͅჯ32 kHzᔏꢻࡈ
,
ꢨꢱᙱ៖ࡈ
ꣁჵꣂ
ꢆឍꢾꢴ。ማꢋꢌᔿ૧ꢂ90 nA (1.25 V VBAT)。
♦ꢄୢ⛺ᐠꣃ,ڡ
ӥ؋
8 kB RAM,✈nƽꢞᝐ
ᕎ。ማꢋꢌᔿ૧ꢂ300 nA (1.25 V VBAT)。
(VBATꢋիꢃ៖)。
• ꢏĮѿꢐၴ✈Њū:
♦ꢄꢒꢓǁח
ꢅꢌ:IDD = 1.8 mA @ VBAT 1.25 V
(Rxᰁჯ),ş✈൩ꢸꢹԪොij✃ᣩൺЖꢒꢓԯ
ꢇ,ᖅ、ꢕꢖ٬ֱ
꣭7 kHzဆඝꢒꢓǁח
ꢊSPI
♦ꢄꢁՀꢤၟᚍ:IDD 1.1 mA,Å5ꢆ꣮ईᐠ
ᣩ⛹ꢇǁ꣯ꢳꢴၟᚍ(VBAT 3 V,DCDCᕂࡈ
؏✈)。
͘५ꢆꢡѿ૧ꢂ30 mA。
• ૺԯꢂᜏᓡ:Љ✈LPDSP32、Arm Cortex−M3◦
͖¶ൺЖԯꢇ。
• რֱ࿅͗:ӥ؋
ꢑ✈nArm Cortex−M3◦ࡈ
ꢆრ
ֱ꣰ÖÅ֪᧧ΦꢆEclipse٬͖
¶ꢠᏰრֱ꣱(IDE)
̣Ö。
ş✈Synopsysრֱ࿅͗(ᓩꢽꣲᖰŻ)რֱ
LPDSP32Ãꢖ。
• RoHSꢑꢒꢓ૧
• ≕ἛŔꢀ⁰ꢀիꢅࣔ
:RSL10ꢠᏰfꢃᜨѿꢂ꣐꣑
ࡈ
,VBATꢋիꢘࣔ
ꢂ1.1ꢊ3.3 V。꣒꣓꣔2:ᖈ꣕
࿅ļÖ。
www.onsemi.cn
2