TABLE 4-21: COMPARATORS REGISTER MAP
All
Resets
File Name
Addr
Bit 15
Bit 14
Bit 13
Bit 12
Bit 11
Bit 10
Bit 9
Bit 8
Bit 7
Bit 6
Bit 5
Bit 4
Bit 3
Bit 2
Bit 1
Bit 0
CMSTAT
CVRCON
CM1CON
CM2CON
CM3CON
Legend:
0650
0652
0654
065C
0664
CMIDL
—
—
—
—
—
—
—
—
—
—
—
—
—
C3EVT
C2EVT
C1EVT
—
—
—
CVRR
—
—
—
CVR3
—
C3OUT
CVR2
—
C2OUT
CVR1
CCH1
CCH1
CCH1
C1OUT
CVR0
CCH0
CCH0
CCH0
0000
0000
0000
0000
0000
—
—
CVREFP CVREFM1 CVREFM0 CVREN CVROE
CVRSS
CREF
CREF
CREF
CEN
CEN
CEN
COE
COE
COE
CPOL
CPOL
CPOL
—
—
—
CEVT
CEVT
CEVT
COUT
COUT
COUT
EVPOL1 EVPOL0
EVPOL1 EVPOL0
EVPOL1 EVPOL0
—
—
—
—
—
—
— = unimplemented, read as ‘0’. Reset values are shown in hexadecimal.
TABLE 4-22: PERIPHERAL PIN SELECT REGISTER MAP
All
Resets
File Name Addr
Bit 15
Bit 14
Bit 13
Bit 12
Bit 11
Bit 10
Bit 9
Bit 8
Bit 7
Bit 6
Bit 5
Bit 4
Bit 3
Bit 2
Bit 1
Bit 0
RPINR0
RPINR1
RPINR3
RPINR4
RPINR7
RPINR8
RPINR9
RPINR11
RPINR18
RPINR19
RPINR20
RPINR21
RPINR22
RPINR23
RPOR0
0680
0682
0686
0688
068E
0690
0692
0696
06A4
06A6
06A8
06AA
06AC
06AE
06C0
06C2
06C4
06C6
06C8
06CA
06CC
06CE
06D0
06D2
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
INT1R4
—
INT1R3
—
INT1R2
—
INT1R1
—
INT1R0
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
1F00
001F
INT2R4
INT2R3
INT2R2
INT2R1
INT2R0
T3CKR4 T3CKR3
T5CKR4 T5CKR3
T3CKR2
T5CKR2
IC2R2
IC4R2
—
T3CKR1
T5CKR1
IC2R1
IC4R1
—
T3CKR0
T5CKR0
IC2R0
IC4R0
—
T2CKR4 T2CKR3 T2CKR2 T2CKR1 T2CKR0 1F1F
T4CKR4 T4CKR3 T4CKR2 T4CKR1 T4CKR0 1F1F
IC2R4
IC4R4
—
IC2R3
IC4R3
—
IC1R4
IC3R4
IC5R4
IC1R3
IC3R3
IC5R3
IC1R2
IC3R2
IC5R2
IC1R1
IC3R1
IC5R1
IC1R0
IC3R0
IC5R0
1F1F
1F1F
001F
OCFBR4 OCFBR3 OCFBR2 OCFBR1 OCFBR0
U1CTSR4 U1CTSR3 U1CTSR2 U1CTSR1 U1CTSR0
U2CTSR4 U2CTSR3 U2CTSR2 U2CTSR1 U2CTSR0
SCK1R4 SCK1R3 SCK1R2 SCK1R1 SCK1R0
OCFAR4 OCFAR3 OCFAR2 OCFAR1 OCFAR0 1F1F
U1RXR4 U1RXR3 U1RXR2 U1RXR1 U1RXR0 1F1F
U2RXR4 U2RXR3 U2RXR2 U2RXR1 U2RXR0 1F1F
SDI1R4
SS1R4
SDI2R4
SS2R4
RP0R4
RP2R4
RP4R4
RP6R4
RP8R4
SDI1R3
SS1R3
SDI2R3
SS2R3
RP0R3
RP2R3
RP4R3
RP6R3
RP8R3
SDI1R2
SS1R2
SDI2R2
SS2R2
RP0R2
RP2R2
RP4R2
RP6R2
RP8R2
SDI1R1
SS1R1
SDI2R1
SS2R1
RP0R1
RP2R1
RP4R1
RP6R1
RP8R1
SDI1R0
SS1R0
SDI2R0
SS2R0
RP0R0
RP2R0
RP4R0
RP6R0
RP8R0
1F1F
001F
1F1F
001F
0000
0000
0000
0000
0000
—
—
—
—
—
SCK2R4 SCK2R3 SCK2R2 SCK2R1 SCK2R0
—
—
—
—
—
RP1R4
RP3R4
RP5R4
RP7R4
RP9R4
RP11R4
RP13R4
RP15R4
RP17R4
RP19R4
RP21R4
RP23R4
RP25R4
RP1R3
RP3R3
RP5R3
RP7R3
RP9R3
RP11R3
RP13R3
RP15R3
RP17R3
RP19R3
RP21R3
RP23R3
RP25R3
RP1R2
RP3R2
RP5R2
RP7R2
RP9R2
RP11R2
RP13R2
RP15R2
RP17R2
RP19R2
RP21R2
RP23R2
RP25R2
RP1R1
RP3R1
RP5R1
RP7R1
RP9R1
RP11R1
RP13R1
RP15R1
RP17R1
RP19R1
RP21R1
RP23R1
RP25R1
RP1R0
RP3R0
RP5R0
RP7R0
RP9R0
RP11R0
RP13R0
RP15R0
RP17R0
RP19R0
RP21R0
RP23R0
RP25R0
RPOR1
RPOR2
RPOR3
RPOR4
RPOR5
RP10R4 RP10R3 RP10R2 RP10R1 RP10R0 0000
RP12R4 RP12R3 RP12R2 RP12R1 RP12R0 0000
RP14R4 RP14R3 RP14R2 RP14R1 RP14R0 0000
RP16R4 RP16R3 RP16R2 RP16R1 RP16R0 0000
RP18R4 RP18R3 RP18R2 RP18R1 RP18R0 0000
RP20R4 RP20R3 RP20R2 RP20R1 RP20R0 0000
RP22R4 RP22R3 RP22R2 RP22R1 RP22R0 0000
RP24R4 RP24R3 RP24R2 RP24R1 RP24R0 0000
RPOR6
RPOR7
RPOR8(1)
RPOR9(1)
RPOR10(1) 06D4
RPOR11(1) 06D6
RPOR12(1) 06D8
Legend:
— = unimplemented, read as ‘0’. Reset values are shown in hexadecimal.
Registers are unimplemented in 28-pin devices; read as ‘0’.
Note 1: