欢迎访问ic37.com |
会员登录 免费注册
发布采购

5CGTFD9E5F31C7N 参数 Datasheet PDF下载

5CGTFD9E5F31C7N图片预览
型号: 5CGTFD9E5F31C7N
PDF下载: 下载PDF文件 查看货源
内容描述: [Field Programmable Gate Array, 301000-Cell, CMOS, PBGA896, ROHS COMPLIANT, FBGA-896]
分类和应用: 可编程逻辑
文件页数/大小: 95 页 / 1359 K
品牌: INTEL [ INTEL ]
 浏览型号5CGTFD9E5F31C7N的Datasheet PDF文件第45页浏览型号5CGTFD9E5F31C7N的Datasheet PDF文件第46页浏览型号5CGTFD9E5F31C7N的Datasheet PDF文件第47页浏览型号5CGTFD9E5F31C7N的Datasheet PDF文件第48页浏览型号5CGTFD9E5F31C7N的Datasheet PDF文件第50页浏览型号5CGTFD9E5F31C7N的Datasheet PDF文件第51页浏览型号5CGTFD9E5F31C7N的Datasheet PDF文件第52页浏览型号5CGTFD9E5F31C7N的Datasheet PDF文件第53页  
CV-51002  
2015.12.04  
49  
High-Speed I/O Specifications  
–C8, –A7  
–C6  
Typ  
–C7, –I7  
Typ  
Symbol  
Condition  
Unit  
Min  
Max  
Min  
Max  
Min  
Typ  
Max  
True  
200  
250  
250  
ps  
Differential I/  
O Standards  
Emulated  
Differential I/  
O Standards  
with Three  
External  
300  
300  
300  
300  
ps  
ps  
Output  
TCCS  
Resistor  
Networks  
Emulated  
Differential I/  
O Standards  
with One  
External  
300  
300  
Output  
Resistor  
Network  
(65)  
(65)  
(65)  
(65)  
(65)  
(65)  
SERDES  
factor J =4 to  
10(64)  
875(67)  
840(67)  
640(67)  
Mbps  
Mbps  
(66)  
(66)  
(66)  
Receiver  
fHSDR (data rate)  
SERDES  
factor J = 1 to  
2, uses DDR  
registers  
Sampling Window  
350  
350  
350  
ps  
Cyclone V Device Datasheet  
Send Feedback  
Altera Corporation  
 复制成功!