CY7C1361B
CY7C1363B
Pin Configurations (continued)
165-ball fBGA (3 Chip Enable)
CY7C1361B (256K x 36)
1
NC / 288M
NC
DQPC
DQC
2
A
A
NC
DQC
DQC
DQC
DQC
VSS
DQD
DQD
DQD
DQD
NC
3
4
5
6
7
8
9
10
11
NC
NC / 144M
DQPB
DQB
CE1
BWC
BWB
CE3
BWE
GW
VSS
VSS
VSS
ADSC
ADV
A
A
B
C
D
E
F
G
H
J
K
L
M
N
P
CE2
VDDQ
VDDQ
VDDQ
VDDQ
VDDQ
NC
VDDQ
VDDQ
VDDQ
VDDQ
VDDQ
A
BWD
VSS
VDD
BWA
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
CLK
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
OE
VSS
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
ADSP
VDDQ
VDDQ
VDDQ
VDDQ
VDDQ
NC
VDDQ
VDDQ
VDDQ
VDDQ
VDDQ
A
A
NC
DQB
DQC
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VSS
A
DQB
DQB
DQB
NC
DQA
DQA
DQA
DQA
NC
A
DQB
DQC
DQC
NC
DQD
DQD
DQD
DQD
DQPD
NC
VSS
VSS
VSS
VSS
VSS
VSS
VSS
NC
TDO
DQB
DQB
ZZ
DQA
DQA
DQA
DQA
DQPA
A
VSS
NC
TDI
VSS
NC / 18M
A1
VDD
VSS
A
NC / 72M
A0
MODE NC / 36M
A
A
TMS
TCK
A
A
A
A
R
CY7C1363B (512K x 18)
1
NC / 288M
NC
2
3
4
5
6
7
8
9
10
11
A
A
CE1
BWB
NC
CE
BWE
GW
VSS
VSS
ADSC
ADV
A
A
3
A
NC
DQB
DQB
DQB
DQB
VSS
NC
NC
NC
CE2
VDDQ
VDDQ
VDDQ
VDDQ
VDDQ
NC
VDDQ
VDDQ
VDDQ
NC
VSS
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
BWA
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
CLK
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
OE
VSS
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
ADSP
VDDQ
VDDQ
VDDQ
VDDQ
VDDQ
NC
VDDQ
VDDQ
VDDQ
A
NC
NC
NC
NC
NC
NC / 144M
DQPA
DQA
B
C
D
E
F
G
H
J
K
L
NC
NC
NC
NC
NC
VSS
DQB
DQB
DQB
VSS
DQA
VSS
VSS
VSS
VSS
VSS
VSS
DQA
DQA
ZZ
NC
NC
NC
DQA
DQA
DQA
NC
DQB
DQPB
NC
NC
NC
NC / 72M
VDDQ
VDDQ
A
VDD
VSS
A
VSS
NC
TDI
VSS
NC / 18M
A1
VSS
NC
TDO
VDD
VSS
A
VDDQ
VDDQ
A
DQA
NC
A
NC
NC
A
M
N
P
MODE NC / 36M
A
A
TMS
A0
TCK
A
A
A
A
R
Document #: 38-05302 Rev. *B
Page 6 of 34