CY7C1361B
CY7C1363B
Pin Configurations (continued)
119-ball BGA (2 Chip Enables with JTAG)
CY7C1361B (256K x 36)
1
2
3
4
5
6
7
VDDQ
A
A
A
A
VDDQ
A
ADSP
B
C
NC
NC
CE2
A
A
A
A
A
A
A
NC
NC
ADSC
VDD
DQC
DQC
VDDQ
DQPC
DQC
DQC
VSS
VSS
VSS
NC
CE1
OE
VSS
VSS
VSS
DQPB
DQB
DQB
DQB
DQB
VDDQ
D
E
F
DQC
DQC
VDDQ
DQD
DQD
VDDQ
DQD
DQC
DQC
VDD
DQB
DQB
VDD
DQA
DQA
DQA
DQA
DQB
DQB
VDDQ
DQA
DQA
VDDQ
DQA
G
H
J
BWC
VSS
NC
ADV
GW
VDD
CLK
NC
BWE
A1
BWB
VSS
NC
DQD
VSS
VSS
K
L
M
N
DQD
DQD
DQD
BWD
VSS
VSS
BWA
VSS
VSS
P
R
DQD
NC
DQPD
A
VSS
MODE
A0
VDD
VSS
NC
DQPA
A
DQA
NC
T
U
NC
VDDQ
NC
TMS
A
TDI
A
TCK
A
TDO
NC
NC
ZZ
VDDQ
CY7C1363B (512K x 18)
2
A
CE2
A
NC
DQB
NC
1
3
A
A
4
5
A
A
A
VSS
VSS
VSS
VSS
VSS
6
A
7
A
B
C
D
E
F
G
H
J
K
L
M
N
P
VDDQ
NC
NC
DQB
NC
VDDQ
NC
DQB
VDDQ
VDDQ
NC
NC
NC
DQA
VDDQ
DQA
NC
VDDQ
ADSP
ADSC
VDD
A
A
DQPA
NC
A
VSS
VSS
VSS
BWB
VSS
NC
NC
CE1
OE
ADV
DQA
DQB
NC
VDD
NC
DQA
VDD
NC
DQA
NC
GW
VDD
NC
VSS
NC
DQB
VSS
CLK
NC
BWE
A1
DQA
DQB
VDDQ
DQB
NC
NC
DQB
NC
VSS
VSS
VSS
VSS
NC
VDDQ
NC
BWA
VSS
VSS
VSS
DQA
NC
DQPB
A0
DQA
R
T
NC
NC
A
A
MODE
A
VDD
NC
NC
A
A
A
NC
ZZ
U
VDDQ
TMS
TDI
TCK
TDO
NC
VDDQ
Document #: 38-05302 Rev. *B
Page 5 of 34