欢迎访问ic37.com |
会员登录 免费注册
发布采购

5ASXMB3E4F31I3N 参数 Datasheet PDF下载

5ASXMB3E4F31I3N图片预览
型号: 5ASXMB3E4F31I3N
PDF下载: 下载PDF文件 查看货源
内容描述: [Field Programmable Gate Array, 670MHz, PBGA896, ROHS COMPLIANT, FBGA-896]
分类和应用: 时钟LTE可编程逻辑
文件页数/大小: 184 页 / 1809 K
品牌: ALTERA [ ALTERA CORPORATION ]
 浏览型号5ASXMB3E4F31I3N的Datasheet PDF文件第151页浏览型号5ASXMB3E4F31I3N的Datasheet PDF文件第152页浏览型号5ASXMB3E4F31I3N的Datasheet PDF文件第153页浏览型号5ASXMB3E4F31I3N的Datasheet PDF文件第154页浏览型号5ASXMB3E4F31I3N的Datasheet PDF文件第156页浏览型号5ASXMB3E4F31I3N的Datasheet PDF文件第157页浏览型号5ASXMB3E4F31I3N的Datasheet PDF文件第158页浏览型号5ASXMB3E4F31I3N的Datasheet PDF文件第159页  
AV-51002  
2017.02.10  
2-51  
Soft CDR Mode High-Speed I/O Specifications  
Figure 2-4: LVDS Soft-CDR/DPA Sinusoidal Jitter Tolerance Specification for a Data Rate ≥ 1.25 Gbps  
LVDS Soft-CDR/DPA Sinusoidal Jitter Tolerance Specification  
25  
8.5  
0.35  
0.1  
F3  
F2  
F1  
F4  
Jitter Frequency (Hz)  
Table 2-45: LVDS Soft-CDR/DPA Sinusoidal Jitter Mask Values for a Data Rate ≥ 1.25 Gbps  
Jitter Frequency (Hz)  
Sinusoidal Jitter (UI)  
25.000  
F1  
F2  
F3  
F4  
10,000  
17,565  
25.000  
1,493,000  
50,000,000  
0.350  
0.350  
Arria V GZ Device Datasheet  
Send Feedback  
Altera Corporation  
 复制成功!