[AK4612]
■リセット機能
RSTN = “0”のときADCはアナログ部とディジタル部がパワーダウン、DACはディジタル部がパワーダウンし
ますがレジスタ値は初期化されません。このときDZF1-2 pinは“H” 、SDTO1-3 pinは“L” になり、アナログ出
力はDVMPD pinの設定に関わらずVCOM電圧なります。この時異音が生じるので、問題になる場合は外部で
ミュートして下さい。Figure 46にRSTN bitによるリセットシーケンスを示します。
RSTN bit
4~5/fs (8)
3~4/fs (9)
Internal
RSTN bit
(1)
518/fs
ADC Internal
State
Power-down
Normal Operation
Normal Operation
Init Cycle
DAC Internal
State
Digital Block Power-down
Normal Operation
GD
Normal Operation
(2)
GD
ADC In
(Analog)
(3)
ADC Out
(Digital)
(4)
“0”data
DAC In
(Digital)
“0”data
(2)
GD
GD
(6)
(5)
(6)
DAC Out
(Analog)
Clock In
MCLK,LRCK,SCLK
Don’t care
8∼9/fs (7)
DZF1/DZF2
注:
(1) ADCはパワーダウン解除後、アナログ部が初期化されます。
(2) アナログ入力に対するディジタル出力、ディジタル入力に対するアナログ出力は群遅延(GD)をもちま
す。
(3) パワーダウン時ADC出力は“0” データです。
(4) アナログ部の初期化終了時ADC出力に異音が出力されます。異音が問題になる場合はディジタル出力を
ミュートして下さい。
(5) RSTN= “0”の時、アナログ出力はDVMPD pinの設定に関わらずVCOM電圧です。
(6) RSTN bitが“0” になってから4∼5/fs後、及びRSTN bitが“1” になってから3∼4/fs後に異音が出力されます。
(7) DZF1-2 pinはRSTN bitが“0” になると“H” になり、RSTN bitが“1” になってから8~9/fs後“L” になります。
(8) RSTN bitに“0”を書き込んでからLSI内部のRSTN bitが変化するまで4~5/fs かかります。
(9) RSTN bitに“1”を書き込んでから初期化サイクルが開始するまで3∼4/fsかかります。
Figure 46. リセットシーケンス例
MS1039-J-01
2009/06
- 47 -