Pinout Descriptions
FT256 Footprint (XC3S50A)
(Differential Outputs)
(Differential Outputs)
Bank 0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
GND
N.C.
N.C.
TCK
GND
L12P_0
L10N_0
A
B
C
D
E
F
L19P_0
L18P_0
L17P_0
L15P_0
L08N_0
L07N_0
L04N_0
L04P_0
GCLK10
GCLK7
I/O
L12N_0
GCLK11
I/O
L02P_0
VREF_0
I/O
L19N_0
I/O
L18N_0
I/O
L15N_0
I/O
L08P_0
I/O
L02N_0
VCCO_0
VCCO_0
VCCO_0
TDI
TMS
GND
N.C.
GND
INPUT
TDO
I/O
L20P_0
VREF_0
I/O
L11P_0
GCLK8
I/O
L10P_0
GCLK6
I/O
L09P_0
GCLK4
I/O
L01N_3
I/O
L01P_3
I/O
L17N_0
I/O
L16N_0
I/O
L07P_0
I/O
L03P_0
I/O
L01N_0
I/O
L24N_1
I/O
L24P_1
GND
GND
I/O
L20N_0
PUDC_B
I/O
L11N_0
GCLK9
I/O
L09N_0
GCLK5
I/O
L03P_3
I/O
L02N_3
I/O
L02P_3
I/O
L16P_0
I/O
L03N_0
I/O
L01P_0
I/O
L23N_1
I/O
L22N_1
I/O
L22P_1
VCCO_3
N.C.
INPUT
INPUT
GND
N.C.
N.C.
INPUT
GND
I/O
L03N_3
INPUT
L04P_3
INPUT
VREF_0
I/O
L23P_1
I/O
L20P_1
VCCO_0
VCCAUX
VCCO_1
N.C.
N.C.
N.C.
N.C.
GND
VCCAUX
N.C.
N.C.
N.C.
N.C.
N.C.
INPUT
L04N_3
VREF_3
INPUT
L25P_1
VREF_1
I/O
L08P_3
INPUT
L25N_1
I/O
L20N_1
GND
INPUT
N.C.
INPUT INPUT
N.C.
N.C.
I/O
L08N_3
VREF_3 LHCLK0
I/O
L11P_3
INPUT
L21P_1
VREF_1
INPUT
L21N_1
N.C.
N.C.
N.C.
N.C.
N.C.
N.C. VCCINT GND VCCINT GND
N.C.
N.C.
GND
G
H
J
I/O
L15P_1
IRDY1
I/O
I/O
L12P_3
LHCLK2
I/O
L14N_1
RHCLK5
I/O
L15N_1
RHCLK7
INPUT
INPUT INPUT
L13P_1
VCCO_3
L11N_3
VCCO_1
N.C.
N.C.
N.C.
VCCINT GND
L13P_3
L13N_1
LHCLK1
RHCLK6
I/O
L12N_3
IRDY2
LHCLK3
I/O
L12N_1
TRDY1
RHCLK3
I/O
L14N_3
LHCLK5 LHCLK4
I/O
L14P_3
I/O
L14P_1
RHCLK4
INPUT
L13N_3
I/O
L10P_1
I/O
L10N_1
VCCO_3
VCCO_1
GND VCCINT N.C.
N.C.
I/O
L15P_3
TRDY2
LHCLK6
I/O
L15N_3
LHCLK7
INPUT
L04N_1
VREF_1
I/O
L11N_1
I/O
L11P_1
I/O
L12P_1
INPUT INPUT
L21P_3
INPUT
L04P_1
GND
N.C.
GND VCCINT GND VCCINT
N.C.
N.C.
N.C.
K
L
L21N_3
RHCLK1 RHCLK0 RHCLK2
INPUT
L25N_3
VREF_3
INPUT
L25P_3
INPUT INPUT
INPUT INPUT
VCCAUX
GND
N.C.
N.C.
N.C.
GND
N.C.
N.C.
GND
N.C.
N.C.
N.C.
VREF_2 VREF_2
I/O
L20P_3
I/O
L24N_3
INPUT INPUT
VREF_2 VREF_2
INPUT
VREF_2
VCCO_3
VCCAUX
VCCO_2
GND
N.C.
N.C.
M
N
P
R
T
I/O
L01P_2
M1
I/O
L03N_2
VS1
I/O
L08N_2
D4
I/O
L11P_2
GCLK0
I/O
L01P_1
HDC
I/O
L01N_1
LDC2
I/O
L20N_3
I/O
L22P_3
I/O
L24P_3
INPUT
VREF_2
I/O
L16N_2
I/O
L03N_1
VCCO_1
N.C.
N.C.
I/O
L14P_2
MOSI
I/O
L01N_2
M0
I/O
L04N_2
VS0
I/O
L08P_2
D5
I/O
L10P_2
GCLK14
I/O
L11N_2
GCLK1
I/O
L17N_2
D3
I/O
L02N_1
LDC0
I/O
L22N_3
I/O
L23N_3
I/O
L16P_2
I/O
L03P_1
GND
N.C.
N.C.
GND
CSI_B
I/O
L02P_2
M2
I/O
L03P_2
RDWR_B
I/O
L12P_2
GCLK2
I/O
L15N_2
DOUT
I/O
L20P_2
D1
I/O
L20N_2
CCLK
I/O
L02P_1
LDC1
I/O
L23P_3
I/O
L06P_2
VCCO_2
VCCO_2
VCCO_2
GND
N.C.
N.C.
GND
I/O
L18N_2
D0
I/O
L02N_2
CSO_B
I/O
L04P_2
VS2
I/O
L05N_2
D7
I/O
L06N_2
D6
I/O
L10N_2
GCLK15
I/O
L12N_2
GCLK3
I/O
L15P_2
AWAKE
I/O
L17P_2
INIT_B
I/O
L18P_2
D2
I/O
L05P_2
I/O
L14N_2
GND
DONE
GND
DIN/MISO
(Differential Outputs)
Bank 2
(Differential Outputs)
DS529-4_09_012009
Figure 20: XC3S50A FT256 Package Footprint (Top View)
I/O: Unrestricted,
DUAL: Configuration pins,
VREF: User I/O or input
SUSPEND: Dedicated
SUSPEND and
dual-purpose AWAKE
Power Management pins
53
20
2
25
30
4
15
16
6
2
general-purpose user I/O
then possible user I/O
voltage reference for bank
INPUT: Unrestricted,
general-purpose input pin
CLK: User I/O, input, or
global buffer input
VCCO: Output voltage
supply for bank
CONFIG: Dedicated
configuration pins
JTAG: Dedicated JTAG
port pins
VCCINT: Internal core
supply voltage (+1.2V)
N.C.: Not connected
(XC3S50A only)
GND: Ground
VCCAUX: Auxiliary supply
voltage
51
28
4
DS529-4 (v2.0) August 19, 2010
www.xilinx.com
91