欢迎访问ic37.com |
会员登录 免费注册
发布采购

XC3S100E-4VQG100CS1 参数 Datasheet PDF下载

XC3S100E-4VQG100CS1图片预览
型号: XC3S100E-4VQG100CS1
PDF下载: 下载PDF文件 查看货源
内容描述: [Field Programmable Gate Array, 572MHz, 2160-Cell, CMOS, PQFP100,]
分类和应用: 时钟可编程逻辑
文件页数/大小: 227 页 / 6528 K
品牌: XILINX [ XILINX, INC ]
 浏览型号XC3S100E-4VQG100CS1的Datasheet PDF文件第217页浏览型号XC3S100E-4VQG100CS1的Datasheet PDF文件第218页浏览型号XC3S100E-4VQG100CS1的Datasheet PDF文件第219页浏览型号XC3S100E-4VQG100CS1的Datasheet PDF文件第220页浏览型号XC3S100E-4VQG100CS1的Datasheet PDF文件第222页浏览型号XC3S100E-4VQG100CS1的Datasheet PDF文件第223页浏览型号XC3S100E-4VQG100CS1的Datasheet PDF文件第224页浏览型号XC3S100E-4VQG100CS1的Datasheet PDF文件第225页  
Spartan-3E FPGA Family: Pinout Descriptions  
Table 153: FG484 Package Pinout (Cont’d)  
Table 153: FG484 Package Pinout (Cont’d)  
XC3S1600E  
Pin Name  
FG484  
Ball  
XC3S1600E  
Pin Name  
FG484  
Ball  
Bank  
Type  
Bank  
Type  
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
3
IO_L11N_3  
IO_L11P_3  
H1  
J1  
I/O  
I/O  
3
IO_L33N_3  
W1  
V1  
U4  
U3  
V4  
V3  
W3  
W2  
Y2  
Y1  
AA1  
AA2  
F2  
I/O  
3
IO_L33P_3  
I/O  
IO_L12N_3  
J6  
I/O  
3
IO_L34N_3  
I/O  
IO_L12P_3  
J5  
I/O  
3
IO_L34P_3  
I/O  
IO_L13N_3/VREF_3  
IO_L13P_3  
J3  
VREF  
I/O  
3
IO_L35N_3  
I/O  
K3  
J8  
3
IO_L35P_3  
I/O  
IO_L14N_3  
I/O  
3
IO_L36N_3/VREF_3  
VREF  
I/O  
IO_L14P_3  
K8  
K4  
K5  
K1  
L1  
I/O  
3
IO_L36P_3  
IO_L37N_3  
IO_L37P_3  
IO_L38N_3  
IO_L38P_3  
IP  
IO_L15N_3  
I/O  
3
I/O  
IO_L15P_3  
I/O  
3
I/O  
IO_L16N_3  
I/O  
3
I/O  
IO_L16P_3  
I/O  
3
I/O  
IO_L17N_3  
L7  
I/O  
3
INPUT  
INPUT  
INPUT  
INPUT  
INPUT  
INPUT  
INPUT  
INPUT  
INPUT  
INPUT  
INPUT  
INPUT  
INPUT  
INPUT  
INPUT  
INPUT  
VREF  
VREF  
VCCO  
VCCO  
VCCO  
VCCO  
VCCO  
VCCO  
VCCO  
GND  
GND  
GND  
GND  
GND  
GND  
GND  
IO_L17P_3  
K7  
L5  
I/O  
3
IP  
F5  
IO_L18N_3/LHCLK1  
IO_L18P_3/LHCLK0  
IO_L19N_3/LHCLK3/IRDY2  
IO_L19P_3/LHCLK2  
IO_L20N_3/LHCLK5  
IO_L20P_3/LHCLK4/TRDY2  
IO_L21N_3/LHCLK7  
IO_L21P_3/LHCLK6  
IO_L22N_3  
LHCLK  
LHCLK  
LHCLK  
LHCLK  
LHCLK  
LHCLK  
LHCLK  
LHCLK  
I/O  
3
IP  
G3  
H7  
J7  
M5  
M8  
L8  
3
IP  
3
IP  
3
IP  
K2  
K6  
M2  
M6  
N3  
P3  
R8  
T1  
N1  
M1  
M4  
M3  
N6  
N7  
P8  
N8  
N4  
N5  
P2  
P1  
R7  
P7  
P6  
P5  
R2  
R1  
R3  
R4  
T6  
R6  
U2  
U1  
T4  
T5  
3
IP  
3
IP  
3
IP  
3
IP  
3
IP  
IO_L22P_3  
I/O  
3
IP  
IO_L23N_3  
I/O  
3
IP  
IO_L23P_3  
I/O  
3
IP  
T7  
IO_L24N_3/VREF_3  
IO_L24P_3  
VREF  
I/O  
3
3
IP  
U5  
W4  
L3  
IP  
IO_L25N_3  
I/O  
3
IP/VREF_3  
IP/VREF_3  
VCCO_3  
VCCO_3  
VCCO_3  
VCCO_3  
VCCO_3  
VCCO_3  
VCCO_3  
GND  
IO_L25P_3  
I/O  
3
T3  
IO_L26N_3  
I/O  
3
E2  
H6  
J2  
IO_L26P_3  
I/O  
3
IO_L27N_3  
I/O  
3
IO_L27P_3  
I/O  
3
M7  
N2  
R5  
V2  
A1  
A11  
A22  
B7  
B16  
C3  
C20  
IO_L28N_3  
I/O  
3
IO_L28P_3  
I/O  
3
IO_L29N_3  
I/O  
3
IO_L29P_3  
I/O  
GND  
GND  
GND  
GND  
GND  
GND  
GND  
IO_L30N_3  
I/O  
GND  
IO_L30P_3  
I/O  
GND  
IO_L31N_3  
I/O  
GND  
IO_L31P_3  
I/O  
GND  
IO_L32N_3  
I/O  
GND  
IO_L32P_3  
I/O  
GND  
DS312 (v4.2) December 14, 2018  
www.xilinx.com  
Product Specification  
221  
 复制成功!