R
Virtex-II Platform FPGAs: Pinout Information
Table 8: FG676/FGG676 BGA — XC2V1500, XC2V2000, and XC2V3000
Bank
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
Pin Description
IO_L78N_7
IO_L76P_7
Pin Number No Connect in XC2V1500 No Connect in XC2V2000
M2
M5
M6
M3
M4
M7
M8
L1
L2
L5
L6
L3
L4
K1
J1
NC
NC
NC
NC
NC
NC
NC
IO_L76N_7
IO_L75P_7/VREF_7
IO_L75N_7
IO_L73P_7
IO_L73N_7
IO_L72P_7
IO_L72N_7
IO_L70P_7
IO_L70N_7
IO_L69P_7/VREF_7
IO_L69N_7
IO_L67P_7
IO_L67N_7
IO_L54P_7
K3
K4
K5
K6
L8
L7
J2
IO_L54N_7
IO_L52P_7
IO_L52N_7
IO_L51P_7/VREF_7
IO_L51N_7
IO_L49P_7
IO_L49N_7
IO_L48P_7
H1
J3
IO_L48N_7
IO_L46P_7
J4
J5
IO_L46N_7
IO_L45P_7/VREF_7
IO_L45N_7
IO_L43P_7
J6
H5
H4
K7
J7
IO_L43N_7
IO_L25P_7
H2
H3
G1
F1
G3
G4
NC
NC
NC
NC
IO_L25N_7
IO_L24P_7
IO_L24N_7
IO_L22P_7
IO_L22N_7
DS031-4 (v3.5) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
46