R
Virtex-II Platform FPGAs: Pinout Information
Table 8: FG676/FGG676 BGA — XC2V1500, XC2V2000, and XC2V3000
Bank
6
Pin Description
IO_L52N_6
Pin Number No Connect in XC2V1500 No Connect in XC2V2000
U1
U7
T7
U4
U3
U6
U5
T5
T6
T8
R8
6
IO_L54P_6
6
IO_L54N_6
6
IO_L67P_6
6
IO_L67N_6
6
IO_L69P_6
6
IO_L69N_6/VREF_6
IO_L70P_6
6
6
IO_L70N_6
6
IO_L72P_6
6
IO_L72N_6
6
IO_L73P_6
T2
T1
T4
T3
R6
R5
R4
R3
R2
R1
R7
P7
P6
P5
P4
P3
NC
NC
NC
NC
NC
NC
NC
NC
6
IO_L73N_6
6
IO_L75P_6
6
IO_L75N_6/VREF_6
IO_L76P_6
6
6
IO_L76N_6
6
IO_L78P_6
6
IO_L78N_6
6
IO_L91P_6
6
IO_L91N_6
6
IO_L93P_6
6
IO_L93N_6/VREF_6
IO_L94P_6
6
6
IO_L94N_6
6
IO_L96P_6
6
IO_L96N_6
7
7
7
7
7
7
7
7
7
IO_L96P_7
IO_L96N_7
P1
N1
N4
N5
N6
N7
P8
N8
M1
IO_L94P_7
IO_L94N_7
IO_L93P_7/VREF_7
IO_L93N_7
IO_L91P_7
IO_L91N_7
IO_L78P_7
NC
DS031-4 (v3.5) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
45