TMS320F28027, TMS320F28027-Q1, TMS320F28027F, TMS320F28027F-Q1, TMS320F28026
TMS320F28026-Q1, TMS320F28026F, TMS320F28026F-Q1, TMS320F28023
TMS320F28023-Q1, TMS320F28022, TMS320F28021, TMS320F28020, TMS320F280200
ZHCSA13P –NOVEMBER 2008 –REVISED FEBRUARY 2021
www.ti.com.cn
终端
I/O/Z
说明
PT
引脚编号
DA
引脚编号
名称(1)
GPIO29
I/O/Z
O
通用输入/输出29。
SCI 发送数据
SCITXDA
SCLA
1
15
I/OD
I
I2C 时钟开漏双向端口
跳闸区输入3
TZ3
GPIO32
SDAA
I/O/Z
I/OD
I
通用输入/输出32
I2C 数据开漏双向端口
增强型PWM 外部同步脉冲输入
ADC 转换启动A
31
36
19
-
EPWMSYNCI
ADCSOCAO
GPIO33
SCLA
O
I/O/Z
I/OD
O
通用输入/输出33
I2C 时钟开漏双向端口
增强型PWM 外部同步脉冲输入
ADC 转换启动B
-
EPWMSYNCO
ADCSOCBO
GPIO34
COMP2OUT
-
O
I/O/Z
O
通用输入/输出34
比较器2 的直接输出。在DA 封装中,COMP2OUT 信号不可用。
27
-
-
-
GPIO35
TDI
I/O/Z
I
通用输入/输出35
20
21
22
28
29
30
带有内部上拉电阻的JTAG 测试数据输入(TDI)。TDI 在TCK 的上升沿输入到选择
的寄存器(指令或数据)
GPIO36
TMS
I/O/Z
I
通用输入/输出36
带有内部上拉电阻的JTAG 测试模式选择(TMS)。此串行控制输入在TCK 上升沿输
入到TAP 控制器。
GPIO37
TDO
I/O/Z
O/Z
通用输入/输出37
JTAG 扫描输出,测试数据输出(TDO)。所选寄存器(指令或数据)的内容在TCK
下降沿从TDO 移出(8mA 驱动)
GPIO38
TCK
I/O/Z
通用输入/输出38
I
I
带有内部上拉电阻的JTAG 测试时钟
23
31
XCLKIN
外部振荡器输入。此引脚到时钟块的路径不受此引脚的多路复用器功能控制。如果
此路径用于其他功能,必须注意不要启用此路径来计时。
(1) I = 输入,O = 输出,Z = 高阻抗,OD = 开漏,↑= 上拉,↓= 下拉
(2) GPIO 功能(以粗斜体显示)在复位时为默认值。它们下面列出的外设信号是供替换的功能。对于GPIO 功能多路复用的JTAG 引脚,
输入到GPIO 块的路径始终有效。根据TRST 信号条件,启用/禁用从GPIO 块输出的路径和从一个引脚到JTAG 块的路径。有关详细信
息,请参阅TMS320F2802x、TMS320F2802xx 技术参考手册中的“系统控制”一章。
Copyright © 2022 Texas Instruments Incorporated
14
Submit Document Feedback
Product Folder Links: TMS320F28027 TMS320F28027-Q1 TMS320F28027F TMS320F28027F-Q1
TMS320F28026 TMS320F28026-Q1 TMS320F28026F TMS320F28026F-Q1 TMS320F28023 TMS320F28023-
Q1 TMS320F28022 TMS320F28021 TMS320F28020 TMS320F280200