TMS320F28027, TMS320F28027-Q1, TMS320F28027F, TMS320F28027F-Q1, TMS320F28026
TMS320F28026-Q1, TMS320F28026F, TMS320F28026F-Q1, TMS320F28023
TMS320F28023-Q1, TMS320F28022, TMS320F28021, TMS320F28020, TMS320F280200
ZHCSA13P –NOVEMBER 2008 –REVISED FEBRUARY 2021
www.ti.com.cn
终端
I/O/Z
说明
PT
引脚编号
DA
引脚编号
名称(1)
GPIO5
EPWM3B
-
I/O/Z
O
通用输入/输出5
增强型PWM3 输出B
-
40
41
42
47
27
26
8
ECAP1
GPIO6
EPWM4A
EPWMSYNCI
EPWMSYNCO
GPIO7
EPWM4B
SCIRXDA
-
I/O
增强型捕捉输入/输出1
通用输入/输出6
增强型PWM4 输出A 和HRPWM 通道
外部ePWM 同步脉冲输入
外部ePWM 同步脉冲输出
通用输入/输出7
增强型PWM4 输出B
SCI-A 接收数据
-
I/O/Z
O
9
I
O
I/O/Z
O
10
13
35
34
I
GPIO12
TZ1
I/O/Z
通用输入/输出12
跳闸区输入1
I
SCITXDA
-
O
SCI-A 发送数据
-
GPIO16
SPISIMOA
-
I/O/Z
I/O
通用输入/输出16
SPI 从器件输入,主器件输出
-
TZ2
I
跳闸区输入2
GPIO17
SPISOMIA
-
I/O/Z
I/O
通用输入/输出17
SPI-A 从器件输出,主器件输入
-
TZ3
I
跳闸区输入3
GPIO18
SPICLKA
SCITXDA
XCLKOUT
I/O/Z
I/O
O
通用输入/输出18
SPI-A 时钟输入/输出
SCI-A 发送
O/Z
源自SYSCLKOUT 的输出时钟。XCLKOUT 频率要么与SYSCLKOUT 的频率相
同,要么是后者的一半或四分之一。这通过XCLK 寄存器中的位1:0
(XCLKOUTDIV) 控制。复位时,XCLKOUT = SYSCLKOUT/4。通过将
XCLKOUTDIV
24
32
设定为3,可关闭XCLKOUT 信号。GPIO18 的多路复用器控制也必须设定为
XCLKOUT,才能使此信号传播到引脚。
GPIO19
I/O/Z
I
通用输入/输出19
XCLKIN
外部振荡器输入。此引脚到时钟块的路径不受此引脚的多路复用器功能控制。如果
此路径用于其他外设功能,必须注意不要启用此路径来计时。
25
48
33
14
SPISTEA
SCIRXDA
ECAP1
GPIO28
SCIRXDA
SDAA
I/O
SPI-A 从器件发送使能输入/输出
SCI-A 接收
I
I/O
I/O/Z
I
增强型捕捉输入/输出1
通用输入/输出28
SCI 接收数据
I/OD
I
I2C 数据开漏双向端口
跳闸区输入2
TZ2
Copyright © 2022 Texas Instruments Incorporated
Submit Document Feedback
13
Product Folder Links: TMS320F28027 TMS320F28027-Q1 TMS320F28027F TMS320F28027F-Q1
TMS320F28026 TMS320F28026-Q1 TMS320F28026F TMS320F28026F-Q1 TMS320F28023 TMS320F28023-
Q1 TMS320F28022 TMS320F28021 TMS320F28020 TMS320F280200