1
2
3
4
5
6
7
8
156
155
154
153
152
151
150
149
148
147
146
145
144
143
142
141
140
139
138
137
136
135
134
133
132
131
130
129
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
108
107
106
105
NMI
MD2/RXD2
MD1/TXD2
MD0/SCK
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
D47
D32
D63
D48
D46
D33
D45
D34
D44
D35
D62
D49
D61
D50
D60
D51
QFP208
Top view
D43
D36
D42
D37
D41
D38
D40
D39
D59
D52
D58
D53
D57
D54
D56
D55
D15
D0
D14
D1
D13
D2
D31
D16
D30
D17
D29
D18
VDD (internal)
VSS (internal)
VDDQ (IO)
D12
D3
D28
D19
D11
D4
D10
D5
D27
D20
D26
D21
D25
VSSQ (IO)
D9
D6
/
/
RXD
Note: Power must be supplied to the on-chip PLL power supply pins (VDD-PLL1, VDD-PLL2, VSS-PLL1, VSS-PLL2,
VDD-CPG, VSS-CPG, VDD-RTC, and VSS-RTC) regardless of whether or not the PLL circuits, crystal resonator,
and RTC are used.
* Hardware standby request (SH7750S and SH7750R). In the SH7750, pull up to 3.3 V.
Figure 1.3 Pin Arrangement (208-Pin QFP)
Rev. 6.0, 07/02, page 11 of 986