OBSOLETE
2, 4 MEG x 72
NONBUFFERED DRAM DIMMs
FUNCTIONAL BLOCK DIAGRAM
MT18LD472A(X) (32MB)
DQ0-DQ3
DQ4-DQ7
DQ8-DQ11
DQ12-DQ15
CB4-CB7
DQ16-DQ19
DQ20-DQ23
DQ24-DQ27
DQ28-DQ31
DQ0-DQ3
WE0#
OE0#
RAS0#
CAS0#
CAS1#
CAS2#
CAS3#
A0-A10
WE#
OE#
RAS#
CAS# A0–A10
U1
DQ0-DQ3
WE#
OE#
RAS#
CAS# A0–A10
U2
DQ0-DQ3
WE#
OE#
RAS#
CAS# A0–A10
U3
DQ0-DQ3
WE#
OE#
RAS#
CAS# A0–A10
U4
DQ0-DQ3
WE#
OE#
RAS#
CAS# A0–A10
U5
DQ0-DQ3
WE#
OE#
RAS#
CAS# A0–A10
U6
DQ0-DQ3
WE#
OE#
RAS#
CAS# A0–A10
U7
DQ0-DQ3
WE#
OE#
RAS#
CAS# A0–A10
U8
DQ0-DQ3
WE#
OE#
RAS#
CAS# A0–A10
U9
11
11
11
11
11
11
11
11
11
DQ32-DQ35
DQ36-DQ39
DQ40-DQ43
DQ44-DQ47
CB4-CB7
DQ48-DQ51
DQ52-DQ55
DQ56-DQ59
DQ06-DQ63
DQ0-DQ3
WE2#
OE2#
RAS2#
CAS4#
CAS5#
CAS6#
CAS7#
WE#
OE#
RAS#
CAS# A0–A10
U10
DQ0-DQ3
WE#
OE#
RAS#
CAS# A0–A10
U11
DQ0-DQ3
WE#
OE#
RAS#
CAS# A0–A10
U12
DQ0-DQ3
WE#
OE#
RAS#
CAS# A0–A10
U13
DQ0-DQ3
WE#
OE#
RAS#
CAS# A0–A10
U14
DQ0-DQ3
WE#
OE#
RAS#
CAS# A0–A10
U15
DQ0-DQ3
WE#
OE#
RAS#
CAS# A0–A10
U16
DQ0-DQ3
WE#
OE#
RAS#
CAS# A0–A10
U17
DQ0-DQ3
WE#
OE#
RAS#
CAS# A0–A10
U18
11
11
11
11
11
11
11
11
11
SPD
SCL
A0
SA0
A1
SA1
A2
SDA
U1-U18 = MT4LC4M4B1 FAST PAGE MODE
V
DD
V
SS
SA2
U1-U18
U1-U18
U1-U18 = MT4LC4M4E8 EDO PAGE MODE
2, 4 Meg x 72 Nonbuffered DRAM DIMMs
DM60.p65 – Rev. 6/98
5
Micron Technology, Inc., reserves the right to change products or specifications without notice.
©1998,
Micron Technology, Inc.