KSZ8795CLX
FIGURE 3-7:
SPI ACCESS TIMING
S_CS
S_CS
S_CLK
S_CLK
0
1
0
A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 TR D7 D6 D5 D4 D3 D2 D1 D0
S_DI
S_DI
S_DO
S_DO
Write
WRITE
WRITE
WRITE
Write Address
Write Data
Command
COMMAND
DATA
ADDRESS
A) SPI Write Cycle
A) SPI WRITE CYCLE
S_CS
S_CS
S_CLK
S_CLK
0
1
1
A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 TR
S_DI
S_DI
D7 D6 D5 D4 D3 D2 D1 D0
S_DO
S_DO
Read
READ
READ
READ
Read Address
Read Data
Command
COMMAND
DATA
ADDRESS
B) SPI Read Cycle
B) SPI READ CYCLE
FIGURE 3-8:
SPI MULTIPLE ACCESS TIMING
S_CS
S_CS
S_CLK
S_CLK
0
1
0
A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 TR D7 D6 D5 D4 D3 D2 D1 D0
S_DI
S_DI
S_DO
S_DO
Write
COMMAND
WRITE
WRITE
WRITE
Write Address
Write Byte 1
Command
ADDRESS
BYTE 1
S_CS
S_CS
S_CLK
S_CLK
D7 D6 D5 D4 D3 D2 D1 D0
D7 D6 D5 D4 D3 D2 D1 D0
S_DI
S_DI
WRITE
WRITE
Write Byte 2
Write Byte N
BYTE 2
BYTE N
A) SPI Multiple Write Cycle
A) SPI MULTIPLE WRITE CYCLE
S_CS
S_CS
S_CLK
S_CLK
0
1
1
A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 TR
S_DI
S_DI
D7 D6 D5 D4 D3 D2 D1 D0
S_DO
S_DO
Read
Read Address
ADDRESS
Read Byte 1
READ
READ
READ
Command
COMMAND
BYTE 1
S_CS
S_CS
S_CLK
S_CLK
D7 D6 D5 D4 D3 D2 D1 D0
D7 D6 D5 D4 D3 D2 D1 D0
S_DO
S_DO
Read Byte 2
BYTE 2
Read Byte N
BYTE N
READ
READ
B) SPI Multiple Read Cycle
B) SPI MULTIPLE READ CYCLE
2016 Microchip Technology Inc.
DS00002112A-page 27