欢迎访问ic37.com |
会员登录 免费注册
发布采购

M41000002T 参数 Datasheet PDF下载

M41000002T图片预览
型号: M41000002T
PDF下载: 下载PDF文件 查看货源
内容描述: 32兆位( 4米×8位/ 2的M× 16位) CMOS 3.0伏只,同步读/写闪存和8兆位( 1一M× 8位/ 512的K× 16位)静态RAM [32 Megabit (4 M x 8-Bit/2 M x 16-Bit) CMOS 3.0 Volt-only, Simultaneous Read/Write Flash Memory and 8 Mbit (1 M x 8-Bit/512 K x 16-Bit) Static RAM]
分类和应用: 闪存
文件页数/大小: 66 页 / 1128 K
品牌: AMD [ AMD ]
 浏览型号M41000002T的Datasheet PDF文件第53页浏览型号M41000002T的Datasheet PDF文件第54页浏览型号M41000002T的Datasheet PDF文件第55页浏览型号M41000002T的Datasheet PDF文件第56页浏览型号M41000002T的Datasheet PDF文件第58页浏览型号M41000002T的Datasheet PDF文件第59页浏览型号M41000002T的Datasheet PDF文件第60页浏览型号M41000002T的Datasheet PDF文件第61页  
P R E L I M I N A R Y  
AC CHARACTERISTICS  
SRAM Read Cycle  
Speed Options  
Parameter  
Description  
Symbol  
Unit  
70  
70  
70  
70  
35  
70  
85  
85  
85  
85  
45  
85  
tRC  
tAA  
tCO1, tCO2  
tOE  
Read Cycle Time  
Min  
ns  
ns  
ns  
ns  
ns  
Address Access Time  
Chip Enable to Output  
Output Enable Access Time  
LB#s, UB#s to Access Time  
Max  
Max  
Max  
Max  
tBA  
Chip Enable (CE1#s Low and CE2s High) to Low-Z  
Output  
t
LZ1, tLZ2  
Min  
10  
ns  
tBLZ  
tOLZ  
tHZ1, tHZ2  
tBHZ  
UB#, LB# Enable to Low-Z Output  
Output Enable to Low-Z Output  
Chip Disable to High-Z Output  
Min  
Min  
10  
5
ns  
ns  
ns  
ns  
ns  
ns  
Max  
Max  
Max  
Min  
25  
25  
25  
10  
UB#s, LB#s Disable to High-Z Output  
Output Disable to High-Z Output  
Output Data Hold from Address Change  
tOHZ  
tOH  
tRC  
ddress  
tAA  
tOH  
Data Valid  
ata Out  
Previous Data Valid  
Note: CE1#s = OE# = VIL, CE2s = WE# = VIH, UB#s and/or LB#s = VIL  
Figure 28. SRAM Read CycleAddress Controlled  
56  
Am41DL32x8G  
September 5, 2002  
 复制成功!