欢迎访问ic37.com |
会员登录 免费注册
发布采购

5ASXMB3E4F31I3N 参数 Datasheet PDF下载

5ASXMB3E4F31I3N图片预览
型号: 5ASXMB3E4F31I3N
PDF下载: 下载PDF文件 查看货源
内容描述: [Field Programmable Gate Array, 670MHz, PBGA896, ROHS COMPLIANT, FBGA-896]
分类和应用: 时钟LTE可编程逻辑
文件页数/大小: 184 页 / 1809 K
品牌: ALTERA [ ALTERA CORPORATION ]
 浏览型号5ASXMB3E4F31I3N的Datasheet PDF文件第141页浏览型号5ASXMB3E4F31I3N的Datasheet PDF文件第142页浏览型号5ASXMB3E4F31I3N的Datasheet PDF文件第143页浏览型号5ASXMB3E4F31I3N的Datasheet PDF文件第144页浏览型号5ASXMB3E4F31I3N的Datasheet PDF文件第146页浏览型号5ASXMB3E4F31I3N的Datasheet PDF文件第147页浏览型号5ASXMB3E4F31I3N的Datasheet PDF文件第148页浏览型号5ASXMB3E4F31I3N的Datasheet PDF文件第149页  
AV-51002  
2017.02.10  
2-41  
DSP Block Specifications  
Symbol  
Parameter  
Min  
128  
Typ  
8388608  
5.96  
Max  
Unit  
kVALUE  
fRES  
Numerator of Fraction  
Resolution of VCO frequency (fINPFD = 100 MHz)  
2147483648  
0.023  
390625  
Hz  
Related Information  
Duty Cycle Distortion (DCD) Specifications on page 2-56  
DLL Range Specifications on page 2-53  
DSP Block Specifications  
Table 2-35: DSP Block Performance Specifications for Arria V GZ Devices  
Performance  
Mode  
Unit  
C3, I3L  
C4  
I4  
Modes using One DSP Block  
ree 9 × 9  
480  
480  
480  
400  
400  
400  
400  
400  
420  
MHz  
MHz  
MHz  
MHz  
MHz  
MHz  
MHz  
MHz  
One 18 × 18  
420  
420  
400  
400  
Two partial 18 × 18 (or 16 × 16)  
One 27 × 27  
350  
350  
350  
350  
350  
One 36 × 18  
One sum of two 18 × 18 (One sum of two 16 × 16)  
One sum of square  
One 18 × 18 plus 36 (a × b) + c  
Modes using Two DSP Blocks  
ree 18 × 18  
400  
380  
350  
300  
MHz  
MHz  
One sum of four 18 × 18  
Arria V GZ Device Datasheet  
Send Feedback  
Altera Corporation  
 复制成功!