R
Virtex-II Platform FPGAs: Pinout Information
Table 8: FG676/FGG676 BGA — XC2V1500, XC2V2000, and XC2V3000
Bank
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
Pin Description
IO_L92P_1
Pin Number No Connect in XC2V1500 No Connect in XC2V2000
A15
B15
C15
IO_L91N_1
IO_L91P_1/VREF_1
IO_L78N_1
D15
E15
F15
G15
G16
F16
A16
A17
B16
C16
D16
E16
C17
D17
H16
G17
E17
F17
A18
A19
E18
D18
B18
C18
F19
F18
G18
G19
B19
C19
D19
E19
A20
A21
NC
NC
NC
NC
NC
NC
NC
NC
IO_L78P_1
IO_L76N_1
IO_L76P_1
IO_L75N_1/VREF_1
IO_L75P_1
IO_L73N_1
IO_L73P_1
IO_L72N_1
IO_L72P_1
IO_L70N_1
IO_L70P_1
IO_L69N_1/VREF_1
IO_L69P_1
IO_L67N_1
IO_L67P_1
IO_L54N_1
IO_L54P_1
IO_L52N_1
IO_L52P_1
IO_L51N_1/VREF_1
IO_L51P_1
IO_L49N_1
IO_L49P_1
IO_L27N_1/VREF_1
IO_L27P_1
NC
NC
NC
NC
NC
NC
NC
NC
IO_L25N_1
IO_L25P_1
IO_L24N_1
IO_L24P_1
IO_L22N_1
IO_L22P_1
IO_L21N_1/VREF_1
IO_L21P_1
DS031-4 (v3.5) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
36