TMS320TCI6487
TMS320TCI6488
Communications Infrastructure Digital Signal Processor
www.ti.com
SPRS358F–APRIL 2007–REVISED AUGUST 2008
15
16
17
18
19
20
21
22
23
24
25
26
27
VSS
VSS
AIFRXP2
AIFRXN2
VSS
AIFRXN1
AIFRXP1
VSS
RSV05
RSV24
AG
AF
AE
AD
AC
AB
AA
Y
AVDD218
AIF_VDDD11
DVDD18
AG
AF
AE
AD
AC
AB
AA
Y
AIF_VDDT11
AIFTXN2
AIFTXP2
AIFRXN3
AIFTXN3
AIF_VDDT11
AIF_VDDT11
VSS
VSS
RSV08
VSS
AIFRXP0
AIFTXN0
AIFTXN1
AIF_VDDA11
AIFRXN0
AIFTXP0
RSV09
VSS
VSS
AIFRXP3
VSS
VSS
VSS
DDRDQM1
DDRD15
RSV01
AIF_VDDR18
VSS
VSS
DDRSLRATE
DDRD13
DDRD14
DDRD11
DDRD08
VSS
DDRREF
CLKN
DDRREF
CLKP
AIF_VDDR18
AIFTXP3
AIFTXP1
VSS
DDRDQS1N DDRDQS1P
AIF_VDDA11
VSS
AIF_VDDT11
VSS
DVDD18
DDRD12
DDRD10
DDRD09
AIF_VDDA11
DDRRCV
ENOUT0
DDRRCV
ENIN0
VSS
DVDD18
DVDD18
DDRD04
DDRD02
DDRD00
VSS
DDRD07
DDRD06
DDRD05
VSS
DVDD18
DDRDQS0N DDRDQS0P
AIF_VDDD11
DVDD18
DDRDQM0
DDRD01
DDRD03
W
AIF_VDDD11
AIF_VDDD11
VSS
AIF_VDDD11
VSS
W
VSS
AIF_VDDD11
VSS
DDRCLK
OUTN0
DDRCLK
OUTP0
VSS
VSS
DVDD18
V
VSS
VSS
V
CVDD
CVDD
DVDD18
VSS
DDRBA2
DDRBA0
DDRA07
DDRA12
U
AIF_VDDD11
U
VSS
VSS
DDRCKE
VREFSSTL
VSS
T
VSS
CVDD
VSS
CVDD
T
CVDD
DVDD18
VSS
DDRBA1
25
DDRA03
26
DDRA09
27
R
CVDD
VSS
CVDD
VSS
R
15
16
17
18
19
20
21
22
23
24
Figure 2-3. TCI6487/8 Pin Map (Bottom View) [Quadrant B]
Submit Documentation Feedback
Device Overview
19