TMS320F28027, TMS320F28027-Q1, TMS320F28027F, TMS320F28027F-Q1, TMS320F28026
TMS320F28026-Q1, TMS320F28026F, TMS320F28026F-Q1, TMS320F28023
TMS320F28023-Q1, TMS320F28022, TMS320F28021, TMS320F28020, TMS320F280200
ZHCSA13P –NOVEMBER 2008 –REVISED FEBRUARY 2021
www.ti.com.cn
0-Wait
Result
Registers
PF0 (CPU)
PF2 (CPU)
SYSCLKOUT
ADCENCLK
ADCINT 1
PIE
ADCINT 9
TINT 0
TINT 1
TINT 2
ADC
Core
12-Bit
CPUTIMER 0
CPUTIMER 1
CPUTIMER 2
AIO
MUX
ADC
Channels
ADCTRIG 1
ADCTRIG 2
ADCTRIG 3
XINT 2SOC
XINT 2
ePWM 1
ePWM 2
ePWM 3
ePWM 4
ADCTRIG 4
SOCA 1
SOCB 1
SOCA 2
SOCB 2
SOCA 3
SOCB 3
SOCA 4
SOCB 4
ADCTRIG 5
ADCTRIG 6
ADCTRIG 7
ADCTRIG 8
ADCTRIG 9
ADCTRIG 10
ADCTRIG 11
ADCTRIG 12
图9-17. ADC 连接
不使用ADC 时的ADC 连接
TI 建议即使不使用 ADC,也应保持模拟电源引脚的连接。下面总结了如果 ADC 未在应用中使用,应该如何连接
ADC 引脚:
• VDDA - 连接到VDDIO
• VSSA - 连接到VSS
• VREFLO - 连接到VSS
• ADCINAn,ADCINBn,VREFHI - 连接到VSSA
当在一个应用中使用ADC 模块时,未使用的ADC 输入引脚应被连接至模拟接地(VSSA)。
备注
与 AIO 功能复用的未使用 ADCIN 引脚不应直接连接到模拟地。它们应该通过一个 1kΩ 电阻器接地。
这是为了防止一个错误代码将这些引脚配置为AIO 输出并将接地的引脚驱动至一个逻辑高电平状态。
当ADC 未被使用时,为了达到节能的目的,请确保到ADC 模块的时钟未被打开。
Copyright © 2022 Texas Instruments Incorporated
72
Submit Document Feedback
Product Folder Links: TMS320F28027 TMS320F28027-Q1 TMS320F28027F TMS320F28027F-Q1
TMS320F28026 TMS320F28026-Q1 TMS320F28026F TMS320F28026F-Q1 TMS320F28023 TMS320F28023-
Q1 TMS320F28022 TMS320F28021 TMS320F28020 TMS320F280200