TMS320F28027, TMS320F28027-Q1, TMS320F28027F, TMS320F28027F-Q1, TMS320F28026
TMS320F28026-Q1, TMS320F28026F, TMS320F28026F-Q1, TMS320F28023
TMS320F28023-Q1, TMS320F28022, TMS320F28021, TMS320F28020, TMS320F280200
ZHCSA13P –NOVEMBER 2008 –REVISED FEBRUARY 2021
www.ti.com.cn
(2) lfm = 线性英尺/分钟
8.8 散热设计注意事项
根据最终应用设计和运行情况,IDD 和 IDDIO 电流可能有所不同。最终产品中超过建议最大功率损耗的系统可能需
要额外的散热增强措施。环境温度 (TA) 因最终应用和产品设计而异。影响可靠性和功能性的关键因素是结温TJ,
而非环境温度。因此,应该注意将 TJ 保持在指定限值内。应该测量 Tcase 以评估运行结温 TJ。通常在封装顶部表
面的中心测量Tcase。热应用报告半导体和IC 封装热指标可帮助您了解各项热指标和相关定义。
8.9 无信号缓冲情况下MCU 与JTAG 调试探针的连接
图8-3 显示了采用单处理器配置时MCU 和JTAG 接头之间的连接。如果JTAG 接头和MCU 之间的距离大于6 英
寸,那么仿真信号必须被缓冲。如果距离小于 6 英寸,通常无需缓冲。图 8-3 显示了较简单、无缓冲的情况。对
于上拉/下拉电阻器的值,请参阅节7.2,信号说明。
6 inches or less
VDDIO
VDDIO
13
14
2
5
EMU0
EMU1
TRST
TMS
PD
4
6
8
TRST
TMS
TDI
GND
1
GND
GND
GND
GND
3
TDI
7
10
12
TDO
TCK
TDO
11
9
TCK
TCK_RET
MCU
JTAG Header
A. 有关JTAG/GPIO 多路复用的信息,请参阅图9-39。
图8-3. 无信号缓冲情况下MCU 与JTAG 调试探针的连接
备注
2802x 器件无 EMU0/EMU1 引脚。对于具有板载 JTAG 接头的设计,接头上的 EMU0/EMU1 引脚必须
通过一个4.7kΩ(典型值)电阻连接至VDDIO
。
Copyright © 2022 Texas Instruments Incorporated
24
Submit Document Feedback
Product Folder Links: TMS320F28027 TMS320F28027-Q1 TMS320F28027F TMS320F28027F-Q1
TMS320F28026 TMS320F28026-Q1 TMS320F28026F TMS320F28026F-Q1 TMS320F28023 TMS320F28023-
Q1 TMS320F28022 TMS320F28021 TMS320F28020 TMS320F280200