Appendix
3. Logic Instructions
Addressing Mode and
Instruction Length (bytes)
No. of
States*1
Condition Code
Mnemonic
Operation
I
H
N
Z
V
C
AND.B #xx:8, Rd
AND.B Rs, Rd
B
B
W
W
L
2
4
6
2
4
6
2
4
6
Rd8∧#xx:8 → Rd8
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
2
2
4
2
6
4
2
2
4
2
6
4
2
2
4
2
6
4
2
2
2
AND
2
2
4
2
2
4
2
2
Rd8∧Rs8 → Rd8
AND.W #xx:16, Rd
AND.W Rs, Rd
AND.L #xx:32, ERd
AND.L ERs, ERd
OR.B #xx:8, Rd
OR.B Rs, Rd
Rd16∧#xx:16 → Rd16
Rd16∧Rs16 → Rd16
ERd32∧#xx:32 → ERd32
ERd32∧ERs32 → ERd32
Rd8⁄#xx:8 → Rd8
L
B
B
W
W
L
OR
Rd8⁄Rs8 → Rd8
OR.W #xx:16, Rd
OR.W Rs, Rd
Rd16⁄#xx:16 → Rd16
Rd16⁄Rs16 → Rd16
ERd32⁄#xx:32 → ERd32
ERd32⁄ERs32 → ERd32
Rd8⊕#xx:8 → Rd8
Rd8⊕Rs8 → Rd8
OR.L #xx:32, ERd
OR.L ERs, ERd
L
XOR XOR.B #xx:8, Rd
XOR.B Rs, Rd
B
B
W
W
L
XOR.W #xx:16, Rd
XOR.W Rs, Rd
Rd16⊕#xx:16 → Rd16
Rd16⊕Rs16 → Rd16
ERd32⊕#xx:32 → ERd32
ERd32⊕ERs32 → ERd32
¬ Rd8 → Rd8
XOR.L #xx:32, ERd
XOR.L ERs, ERd
NOT NOT.B Rd
NOT.W Rd
L
4
2
2
2
B
W
L
¬ Rd16 → Rd16
NOT.L ERd
¬ Rd32 → Rd32
Rev. 3.00 Sep. 10, 2007 Page 466 of 528
REJ09B0216-0300