欢迎访问ic37.com |
会员登录 免费注册
发布采购

PM7350-PGI 参数 Datasheet PDF下载

PM7350-PGI图片预览
型号: PM7350-PGI
PDF下载: 下载PDF文件 查看货源
内容描述: [Support Circuit, 1-Func, CMOS, PBGA160, 15 X 15 MM, 1.81 MM HEIGHT, PLASTIC, BGA-160]
分类和应用: ATM异步传输模式电信电信集成电路
文件页数/大小: 245 页 / 898 K
品牌: PMC [ PMC-SIERRA, INC ]
 浏览型号PM7350-PGI的Datasheet PDF文件第234页浏览型号PM7350-PGI的Datasheet PDF文件第235页浏览型号PM7350-PGI的Datasheet PDF文件第236页浏览型号PM7350-PGI的Datasheet PDF文件第237页浏览型号PM7350-PGI的Datasheet PDF文件第239页浏览型号PM7350-PGI的Datasheet PDF文件第240页浏览型号PM7350-PGI的Datasheet PDF文件第241页浏览型号PM7350-PGI的Datasheet PDF文件第242页  
RELEASED  
PM7350 S/UNI DUPLEX  
DATA SHEET  
PMC-1980581  
ISSUE 8  
DUAL SERIAL LINK PHY MULTIPLEXER  
Egress SCI-PHY/Any-PHY Interface (Fig. 32)  
Symbol  
Description  
Min  
0
Max  
52  
Units  
MHz  
MHz  
%
OFCLK Frequency (OMASTER = 0)  
OFCLK Frequency (OMASTER = 1)  
0
33  
OFCLK Duty Cycle  
40  
60  
tS  
OCA, OENB, OADDR[4:0]  
OFCLK  
and OAVALID Set-up time to OFCLK  
OCA, OENB, OADDR[4:0]  
3
1
ns  
ns  
tH  
OFCLK  
and OAVALID Hold time to OFCLK  
OFCLK High to OSOC, ODAT[15:0]  
t
P
OFCLK  
OPRTY, OENB, OADDR[4:0], OAVALID  
and OCA Valid  
2
2
12  
12  
ns  
ns  
t
t
OFCLK High to Output High Impedance  
Z
OFCLK  
OFCLK High to Driven  
0
ns  
ZB  
OFCLK  
Fig. 32: Egress SCI-PHY/Any-PHY Interface Timing  
OFCLK  
tS  
tH  
OFCLK  
OFCLK  
OADDR[4:0]  
OAVALID  
Valid Data  
Valid Data  
tP  
OFCLK  
OENB  
tZ  
OFCLK  
tP  
OFCLK  
tZB  
ODAT[15:0]  
OPRTY  
OFCLK  
Valid Data  
OSOC  
OSX, OCA  
PROPRIETARY AND CONFIDENTIAL TO PMC-SIERRA, INC., AND FOR ITS CUSTOMERS’ INTERNAL USE  
223  
 
 复制成功!