欢迎访问ic37.com |
会员登录 免费注册
发布采购

XPC860PCZP50D3 参数 Datasheet PDF下载

XPC860PCZP50D3图片预览
型号: XPC860PCZP50D3
PDF下载: 下载PDF文件 查看货源
内容描述: 系列硬件规格 [Family Hardware Specifications]
分类和应用:
文件页数/大小: 76 页 / 805 K
品牌: MOTOROLA [ MOTOROLA ]
 浏览型号XPC860PCZP50D3的Datasheet PDF文件第53页浏览型号XPC860PCZP50D3的Datasheet PDF文件第54页浏览型号XPC860PCZP50D3的Datasheet PDF文件第55页浏览型号XPC860PCZP50D3的Datasheet PDF文件第56页浏览型号XPC860PCZP50D3的Datasheet PDF文件第58页浏览型号XPC860PCZP50D3的Datasheet PDF文件第59页浏览型号XPC860PCZP50D3的Datasheet PDF文件第60页浏览型号XPC860PCZP50D3的Datasheet PDF文件第61页  
Ethernet Electrical Specifications  
TCLK1  
102  
102  
101  
100  
TxD1  
(Output)  
103  
RTS1  
(Output)  
104  
107  
104  
105  
CTS1  
(Echo Input)  
Figure 11-56. HDLC Bus Timing Diagram  
11.7 Ethernet Electrical Specifications  
Table 11-20 provides the Ethernet timings as shown in Figure 11-57 through Figure 11-61.  
Table 11-20. Ethernet Timing  
All Frequencies  
Num  
Characteristic  
Unit  
Min  
Max  
120 CLSN width high  
121 RCLK1 rise/fall time  
122 RCLK1 width low  
123 RCLK1 clock period  
124 RXD1 setup time  
125 RXD1 hold time  
40  
15  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
40  
80  
20  
5
1
120  
126 RENA active delay (from RCLK1 rising edge of the last data bit)  
127 RENA width low  
10  
100  
128 TCLK1 rise/fall time  
15  
129 TCLK1 width low  
40  
99  
10  
10  
10  
1
130 TCLK1 clock period  
101  
50  
50  
50  
131 TXD1 active delay (from TCLK1 rising edge)  
132 TXD1 inactive delay (from TCLK1 rising edge)  
133 TENA active delay (from TCLK1 rising edge)  
MOTOROLA  
MPC860 Family Hardware Specifications  
57  
 复制成功!