欢迎访问ic37.com |
会员登录 免费注册
发布采购

MT90810AK 参数 Datasheet PDF下载

MT90810AK图片预览
型号: MT90810AK
PDF下载: 下载PDF文件 查看货源
内容描述: CMOS灵活MVIP接口电路 [CMOS Flexible MVIP Interface Circuit]
分类和应用: 电信集成电路
文件页数/大小: 34 页 / 306 K
品牌: MITEL [ MITEL NETWORKS CORPORATION ]
 浏览型号MT90810AK的Datasheet PDF文件第2页浏览型号MT90810AK的Datasheet PDF文件第3页浏览型号MT90810AK的Datasheet PDF文件第4页浏览型号MT90810AK的Datasheet PDF文件第5页浏览型号MT90810AK的Datasheet PDF文件第7页浏览型号MT90810AK的Datasheet PDF文件第8页浏览型号MT90810AK的Datasheet PDF文件第9页浏览型号MT90810AK的Datasheet PDF文件第10页  
MT90810
DC = 0流0通道1
O / P
0
1
2
初步信息
DSi0
3
I / P
29
30
31
I / P
DSo0
3
O / P
29
30
31
.....
FMIC
0
1
2
.....
DC = 1的流道0 29
图3 - 每通道的方向控制
连接内存
连接存储器是由一个静态RAM
方框384的位置由12位。在每个位置
连接存储器对应于384之一
输出通道。的存储单元中的映射
输出信道是相同的输入的映射
信道到数据存储器位置,并示于
表19 - “连接内存映射” 。
的低8位的连接存储器形式
如图10连接存储器的低字节 -
“连接内存低字节” 。的位定义
表20 , “连接内存的低位” 。
高4位连接存储格式
连接内存高(参见图11 -
“连接存储高字节” ) 。连接
存储器的低字节,连同至少显著
连接内存有点高,形成一个地址
指向数据存储器。指向的位置中
数据存储器提供了对于给定的输出数据
通道。在连接其余三位
内存是高控制位。这些位执行
略有不同的功能MVIP和地方
通道。在连接的内存中的控制位
对于高MVIP流使能/禁止输出驱动器,
指定消息或连接模式为个人
输出信道,并确定的方向
DSI公司/ DSO通道对(见表21 - “连接
内存最高位为MVIP通道“进一步
详细说明) 。在连接内存高的控制位
当地溪流启用/禁用DMA传输,
指定消息或连接模式为个人
输出信道,并控制CSTO定时(见表
22 - “连接内存高位的地方
渠道“获得详细信息) 。
连接存储器可被读取和写入的
微处理器(请参阅“软件控制”进一步
详细说明) 。当写入到存储的连接,它是
必须先写低位,然后高
位。低比特在一个临时寄存器中保存
直到高比特被写入。完整的写
所有12位(连接到内存)时,才执行
当高比特被写入。
连接和消息模式
在连接模式,连接内存低
字节和连接的至少显著位
高内存形式的9位地址指向的数据
内存。指向的位置指定哪些
源/输入通道连接到各自的
输出通道和数据流。同一消息来源
信道可以被路由到不同的输出通道,
因此,交换机内提供广播设施。
在消息模式下,连接内存低字节
被直接送出相应的输出信道
和流。连接的至少显著位
高内存不使用。
方向控制位
在连接的内存中的方向控制( DC )位
高来确定相关联的DSi-的方向
DSO通道对。如果DSI或DSO通道
编程设置为输入,相应的DSO或
DSi的信道将被自动配置为
输出。因此,总有256 MVIP输入
256 MVIP输出通道或256全双工MVIP
通道MVIP总线上。图3 - “每通道
方向控制“说明了如何使用直流电位的
投产0通道1和通道方向控制
29.当直流电位被置位, DSO信道是从输出
的互连费和DSi的输入到互连费。当DC位
被清零,通道的方向是相反的。
时序和时钟控制
该FMIC时钟控制电路包含一个片上
模拟PLL (与外部环路滤波器),它是
设计为锁相到一个4.096MHz的时钟。在导通
片内VCO运行在八次这样的速度产生一个
32MHz的时钟,它是由两个分割。由此产生的
16.384MHz的用作内部主时钟
该FMIC 。
输入到模拟PLL可以选自
若干不同的来源,包括在MVIP
C4的时钟被用作内部主时钟
该FMIC的。
片上数字PLL产生4.096MHz时钟
其相位锁定到外部生成
2-150