欢迎访问ic37.com |
会员登录 免费注册
发布采购

ICS1562B 参数 Datasheet PDF下载

ICS1562B图片预览
型号: ICS1562B
PDF下载: 下载PDF文件 查看货源
内容描述: 用户可编程差分输出图形时钟发生器 [User Programmable Differential Output Graphics Clock Generator]
分类和应用: 时钟发生器
文件页数/大小: 20 页 / 287 K
品牌: ICS [ INTEGRATED CIRCUIT SYSTEMS ]
 浏览型号ICS1562B的Datasheet PDF文件第1页浏览型号ICS1562B的Datasheet PDF文件第2页浏览型号ICS1562B的Datasheet PDF文件第3页浏览型号ICS1562B的Datasheet PDF文件第4页浏览型号ICS1562B的Datasheet PDF文件第6页浏览型号ICS1562B的Datasheet PDF文件第7页浏览型号ICS1562B的Datasheet PDF文件第8页浏览型号ICS1562B的Datasheet PDF文件第9页  
ICS1562B
外部反馈操作
ICS1562B-201
选项还支持列入的
外部计数器PLL的反馈分频器。此模式
是必须“强制同步”,以图文系统很有用
外部视频源。
当EXTFBEN位被设置为逻辑1时,相位 - 频率
探测器将使用EXTFBK引脚用作反馈输入。该
环路相位将被锁定到的信号施加的上升沿
到EXTFBK输入,如果FBKPOL位被置为逻辑0 。
上电初始化
ICS1562B
有一个内部上电复位电路,其
执行以下功能:
1 )将多路传递的参考频率
到CLK +和CLK-输出。
2 )选择N 1分频器的模量(对于
负荷时钟)为4。
这些功能应该让大多数图形初始化
不能立即为寄存器编程系统
明在系统上电。
因为上电复位电路是在V DD电源,并
因为供水过滤,必须小心,以允许
重新编程之前去断言。一个非常保险的原则是
让20微秒后, VDD电源达到4伏。
VRAM移位时钟发生器
ICS1562B-201
选件支持VRAM移位时钟gen-
关合作和中断。通过编程N2计数器
1分频,在LD / N2输出成为的一个副本
负载输出。当SCEN位被置位,对LD 2 / N 2的输出
可以同步开始,并通过空白销停止。
当空白为高时, LD / N 2将是自由运行的,并在
相负载。当BLANK为低电平时, LD / N2
输出被停止在一个较低的水平。参见图5的图
的序列。请注意,此用途的
空白
销排除其
使用相位比较器禁用(见行锁定操作) 。
编程注意事项
VCO频率范围:使用后分频器,以保持
VCO频率尽可能高,其操作内
范围内。
分频器范围:适用于正常情况下最好的结果(即,
像素时钟产生的高分辨率显示器) ,保持为参考
EnCE的除法器模量尽可能的短(为一个频率
在参考分频器在几百输出
kHz到几MHz的范围内)。如果你需要去到一个较低的
相位比较器的参考频率(通常需要
对于增加的频率准确度) ,也就是可以接受的,但
抖动性能会受到一定程度。
VCO增益编程:使用最小增益其
可以可靠地实现对VCO频率所需的,如图
在下面的页面:
VRAM移位时钟控制
空白
负载
LD/N2
图5
5