欢迎访问ic37.com |
会员登录 免费注册
发布采购

ICS1562B 参数 Datasheet PDF下载

ICS1562B图片预览
型号: ICS1562B
PDF下载: 下载PDF文件 查看货源
内容描述: 用户可编程差分输出图形时钟发生器 [User Programmable Differential Output Graphics Clock Generator]
分类和应用: 时钟发生器
文件页数/大小: 20 页 / 287 K
品牌: ICS [ INTEGRATED CIRCUIT SYSTEMS ]
 浏览型号ICS1562B的Datasheet PDF文件第1页浏览型号ICS1562B的Datasheet PDF文件第2页浏览型号ICS1562B的Datasheet PDF文件第3页浏览型号ICS1562B的Datasheet PDF文件第5页浏览型号ICS1562B的Datasheet PDF文件第6页浏览型号ICS1562B的Datasheet PDF文件第7页浏览型号ICS1562B的Datasheet PDF文件第8页浏览型号ICS1562B的Datasheet PDF文件第9页  
ICS1562B
流水线延迟复位功能
ICS1562B
实现所需的时钟序列
重置是Brooktree的RAMDAC流水线延迟时
负荷输出被编程为一个模数是3 ,4,5 ,
6,8或10。该序列可以通过设置来产生
相应的寄存器位( DACRST )为逻辑1,然后复位 -
鼎为逻辑0 。
当改变频率,最好是允许500 MI-
后的新的频率被选择以激活croseconds
复位功能。该合成器的输出频率应
是在这一点上的视频DAC ,正确不够稳定
执行它的复位序列。参见图4的图
流水线延迟复位序列。
流水线延迟复位时序
如果外部基准频率源是能够与所使用的
ICS1562B.
它是无抖动是重要的。日升
下降的信号的边缘应该是快速,无噪音的
最好的结果。
环路相位被锁定在XTAL1的下降沿
的输入信号,如果REFPOL位被置为逻辑0 。
内部反馈
ICS1562B
支持负载( N1)和N2分
链作为反馈分频器的锁相环。
在N1和N2分频器链允许大得多的弹性模量
比PLL自身的反馈分频器来实现的。另外,
在N 2计数器的输出是可访问片外供perform-
荷兰国际集团的图形系统,在必要的水平复位。
此模式下,控制寄存器( ALTLOOP位)设置。该
参考分频器(R计数器)将通常被设置了分
1在该模式下,与参考输入将被提供给
在XTAL1输入。该合成器的输出频率
随后将:
F
(CLK)
: = F ( XTAL1 ) 。 N1 。 N2。
频闪
or
DATCLK
CLK +
10
9
11
T
CLK
负载
12
图4
参考振荡器和晶体
选择
ICS1562B
有电路板上实现皮尔斯
振荡器,只添加一个外部元件,一对
石英晶体。皮尔斯振荡器工作在晶体中反
(也称为并联)共振模式。看到AC字符
开创性意义的有效的容性负载,指定何时
订货晶体。
串联谐振的晶体,也可以与所使用的
ICS1562B.
要知道,振荡频率会稍高
比印在罐(通常频率0.025-
0.05%).
作为锁相环的整个操作取决于
有一个稳定的基准频率,我们建议
水晶可以作为紧密安装尽可能的包。避免
路由选择的数字信号或
ICS1562B
下面输出或
附近的这些痕迹。还期望到地的晶体可以
到接地平面,如果可能的话。
通过使用相位检测器的硬件禁用模式下,PLL
可以对自由运行在垂直间隔的开始
外部的视频,并且可以在其完成重新激活。
ICS1562B-001
ICS1562B-001
支持相位检测器
通过一个特殊的控制方式禁用。当
PDRSTEN (相位检测器复位使能)位
设置并锁定了最后一个地址为15 (0Fh ) ,一
高电平AD3将禁用PLL锁定。
ICS1562B-201
ICS1562B-201
支持相位检测器
通过BLANK引脚禁用。当
PDRSTEN位被设置,一个高级别上的
空白的输入将禁用PLL锁定。
4