ADVANCE
CYW43570
12.2 Pin List
Table 18. Pin List
Table 18. Pin List (Cont.)
Ball
PKG Net Name
Ball
A1
PKG Net Name
E12
E13
E14
E16
E17
E18
E22
E23
F2
VSSC
VSSC
JTAG_SEL
GPIO_3
A2
GPIO_5
A4
PCIE_TESTP
PCIE_TESTN
VSSC
A5
PMU_AVSS
WL_REG_ON
A6
PCIE_RXTX_AVDD1P2
PCIE_RDP0
PCIE_RDN0
PCIE_TDP0
PCIE_TDN0
PCIE_REFCLKP
PCIE_REFCLKN
PCIE_PLL_AVDD1P2
PCIE_PERST_L
BT_UART_RTS_L
GPIO_1
A7
VOUT_LDO3P3_B
VOUT_LDO3P3_B
BT_UART_TXD
BT_SF_MISO
VOUT_3P3_SENSE
VOUT_3P3
A8
A9
A10
A11
A12
A13
A14
A15
A16
A20
A21
A22
A23
B1
F5
F19
F22
F23
G1
VOUT_3P3
BT_I2S_CLK
GPIO_4
G2
G5
BT_GPIO_4
LDO_VDDBAT5V
LDO_VDDBAT5V
BT_SF_MOSI
BT_I2S_DO
BT_I2S_DI
SR_VLX
G22
G23
H5
SR_VLX
SR_PVSS
SR_PVSS
H8
BT_USB_DN
VSSC
H10
H12
H13
H15
H16
H19
H22
H23
J1
B2
VSSC
B3
GPIO_6
VSSC
B4
GPIO_2
BT_REG_ON
VSSC
B9
PCIE_AVSS
PCIE_AVSS
PCIE_CLKREQ_L
PCIE_PME_L
GPIO_0
B12
B14
B16
B17
B23
C1
GPIO_15
GPIO_14
VOUT_CLDO
BT_DEV_WAKE
BT_HOST_WAKE
BT_CLK_REQ
VSSC
SR_VDDBATA5V
BT_USB_DP
BT_SF_CLK
SR_VDDBATP5V
SR_VDDBATP5V
BT_SF_CS_L
LDO_VDD1P5
LDO_VDD1P5
BT_UART_RXD
BT_UART_CTS_L
BT_I2S_WS
OTP_VDD33
LPO_IN
J2
J5
C2
J12
J14
J16
J19
J22
J23
K1
C22
C23
D2
VSSC
VDDIO_PMU
GPIO_12
D22
D23
E1
GPIO_13
VOUT_BTLDO2P5
BT_IFVDD1P2
BT_VCOVDD1P2
BTRGND
E2
K2
E5
K5
E6
K8
BTRGND
E7
K10
AVDD_BBPLL
E11
VSSC
Document Number: 002-15054 Rev. *I
Page 48 of 94