欢迎访问ic37.com |
会员登录 免费注册
发布采购

EP3C16Q164C6ES 参数 Datasheet PDF下载

EP3C16Q164C6ES图片预览
型号: EP3C16Q164C6ES
PDF下载: 下载PDF文件 查看货源
内容描述: 的Cyclone III器件手册 [Cyclone III Device Handbook]
分类和应用:
文件页数/大小: 274 页 / 7308 K
品牌: ALTERA [ ALTERA CORPORATION ]
 浏览型号EP3C16Q164C6ES的Datasheet PDF文件第69页浏览型号EP3C16Q164C6ES的Datasheet PDF文件第70页浏览型号EP3C16Q164C6ES的Datasheet PDF文件第71页浏览型号EP3C16Q164C6ES的Datasheet PDF文件第72页浏览型号EP3C16Q164C6ES的Datasheet PDF文件第74页浏览型号EP3C16Q164C6ES的Datasheet PDF文件第75页浏览型号EP3C16Q164C6ES的Datasheet PDF文件第76页浏览型号EP3C16Q164C6ES的Datasheet PDF文件第77页  
第5章:时钟网络和PLL的Cyclone III器件系列
时钟反馈模式
5–13
无补偿模式
在无补偿模式下, PLL不补偿任何时钟网络。此
提供更好的抖动性能,因为时钟反馈到PFD不及格
通过尽可能多的电路。两个PLL的内部和外部时钟输出
相移相对于PLL的时钟输入。
示出了PLL时钟的相位关系的波形示例
此模式。
图5-9 。 PLL时钟之间的无补偿模式下的相位关系
相位对齐
PLL参考
在输入引脚的时钟
PLL时钟在
寄存器时钟端口
(1), (2)
外部PLL时钟
输出
(2)
注释
(1)通过PLL馈送内部时钟相位彼此对准。
(2) PLL时钟输出可以超前或滞后PLL输入时钟。
普通模式
在正常模式下的内部时钟进行相位对准到输入时钟引脚。外部
时钟输出引脚有一个相位延迟相对于时钟输入管脚是否连接在此
模式。 Quartus II软件中的时序分析器报告之间的相位差
二。在正常模式下,PLL完全补偿由引入的延迟
GCLK网络。
2012年7月
Altera公司。
的Cyclone III器件手册
第1卷