ADM7008
Interface Description
Chapter 2
Interface Description
2.1 Pin Diagram
1
102
MDC
RXN1
2
101
RXP1
MDIO
TXEN_P1/NA
100
3
4
5
6
GNDRT
TXN1
TXP1
99
98
97
96
TXD0_P1/TXD_P1
TXD1_P1/LNKACT_P1
CRSDV_P1/NA(SELFX1)
RXD0_P1/RXD_P1(TESTSEL1)
RXD1_P1/SPDLED_P1(REC_10M_P1)
TXEN_P2/NA
VCCA2
7
TXP2
8
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
TXN2
9
GNDRT
10
RXP2
11
TXD0_P2/TXD_P2
RXN2
12
TXD1_P2/LNKACT_P2
CRSDV_P2(FXDUPLEX)
RXD0_P2/RXD_P2(PHYADDR0)
RXD1_P2/SPDLED_P2(REC_10M_P2)
GNDIK
VCCAD
RXN3
13
14
RXP3
15
GNDRT
16
TXN3
17
VCC2IK
TXEN_P3/TX_SYNC
TXD0_P3/TXD_P3
TXP3
18
VCCA2
TXP4
TXN4
19
20
21
TXD1_P3/LNKACT_P3
CRSDV_P3/RX_SYNC(TESTSEL2)
RXD0_P3/RXD_P3(ANENDIS)
RXD1_P3/SPDLED_P3(REC_10M_P3)
GNDO
GNDRT
22
RXP4
23
RXN4
24
VCCAD
RXN5
RXP5
GNDRT
VCC3O
TXEN_P4/TX_CLK
TXD0_P4/TXD_P4
25
26
27
28
TXD1_P4/LNKACT_P4
CRSDV_P4/RX_CLK(DLY2NS)
RXD0_P4/RXD_P4(TPDUPLEX)
RXD1_P4/SPDLED_P4(REC_10M_P4)
GNDIK
TXN5
29
TXP5
30
VCCA2
31
TXP6
TXN6
GNDRT
RXP6
32
33
34
35
VCC2IK
TXEN_P5/NA
TXD0_P5/TXD_P5
RXN6
TXD1_P5/LNKACT_P5
CRSDV_P5/NA(TP_PAUSE)
RXD0_P5/RXD_P5(PWSAVE_DIS)
RXD1_P5/SPDLED_P5(REC_10M_P5)
36
VCCAD
37
RXN7
38
65
RXP7
Figure 2-1 ADM7008 Pin Assignment
ADMtek Inc.
2-1