Chapter 1 Interface Block
Chapter 1 Interface Block
Switching speed
t LD0 (ns)
TTL 5.0 V
Function
I/O Buffer
Block type
B00V
Path
→
t 1
T
Block type
IN
OUT
MIN.
0.591
0.710
1.088
0.380
0.832
0.771
0.176
0.138
0.591
0.710
1.088
0.380
0.832
0.771
0.176
0.138
0.591
0.710
1.088
0.380
0.832
0.771
0.176
0.138
0.591
0.710
1.088
0.380
0.832
0.771
0.176
0.138
0.613
0.650
1.413
0.451
0.851
0.667
0.176
0.138
0.613
0.650
1.413
0.451
0.851
0.667
0.176
0.138
0.613
0.650
1.413
0.451
0.851
0.667
0.176
0.138
TYP. MAX. MIN.
TYP. MAX. MIN.
TYP. MAX.
0.056
0.103
Drivability
1mA
no resistor
with 50 KΩ P/D
with 50 KΩ P/U
with 5 KΩ P/U
I/O cells int. Cells
(HH)
(LL)
(HZ)
(LZ)
(ZH)
(ZL)
(HH)
(LL)
(HH)
(LL)
(HZ)
(LZ)
(ZH)
(ZL)
(HH)
(LL)
(HH)
(LL)
(HZ)
(LZ)
(ZH)
(ZL)
(HH)
(LL)
(HH)
(LL)
(HZ)
(LZ)
(ZH)
(ZL)
(HH)
(LL)
(HH)
(LL)
(HZ)
(LZ)
(ZH)
(ZL)
(HH)
(LL)
(HH)
(LL)
(HZ)
(LZ)
(ZH)
(ZL)
(HH)
(LL)
(HH)
(LL)
(HZ)
(LZ)
(ZH)
(ZL)
(HH)
(LL)
1.045
1.257
1.523
0.577
1.425
1.385
0.266
0.197
1.045
1.257
1.523
0.577
1.425
1.385
0.266
0.197
1.045
1.257
1.523
0.577
1.425
1.385
0.266
0.197
1.045
1.257
1.523
0.577
1.425
1.385
0.266
0.197
1.080
1.081
1.971
0.675
1.454
1.152
0.266
0.197
1.080
1.081
1.971
0.675
1.454
1.152
0.266
0.197
1.080
1.081
1.971
0.675
1.454
1.152
0.266
0.197
2.529
2.776
2.712
0.996
3.216
2.985
0.417
0.328
2.529
2.776
2.712
0.996
3.216
2.985
0.417
0.328
2.529
2.776
2.712
0.996
3.216
2.985
0.417
0.328
2.529
2.776
2.712
0.996
3.216
2.985
0.417
0.328
2.673
2.183
3.618
1.128
3.330
2.242
0.417
0.328
2.673
2.183
3.618
1.128
3.330
2.242
0.417
0.328
2.673
2.183
3.618
1.128
3.330
2.242
0.417
0.328
0.042
0.076
0.080
0.149
A
→
Y0
EN
→
Y0
2mA
3mA
0.042
0.077
0.056
0.103
0.077
0.150
B00V
B0DV
B0UV
B0WV
1
10
0.011
0.007
0.016
0.009
0.022
0.012
Y0
A
→
→
→
Y1
Y0
Y0
6mA
B00D
B004
B0DD
B0D4
B0UD
B0U4
B0WD
B0W4
1
1
10
10
0.042
0.076
0.056
0.103
0.080
0.149
9mA
B0DV
B0UV
B0WV
B00D
B0DD
B0UD
12mA
18mA
24mA
B002
B006
B00G
B0D2
B0D6
B0DG
B0U2
B0U6
B0UG
B0W2
B0W6
1
1
1
20
20
20
EN
0.042
0.077
0.056
0.103
0.077
0.150
B0WG
Input
0.011
0.007
0.016
0.009
0.022
0.012
Y0
A
→
→
→
Y1
Y0
Y0
Output
Logic Diagram
Block type
B00V to B0WV
Symbol Fan-in Symbol Fan-out
0.042
0.076
0.056
0.103
0.080
0.149
A
6.3
1.0
Y1
Y1
Y1
Y1
Y1
Y1
34
34
34
34
34
34
EN
EN
Y1 N02
0.042
0.077
0.056
0.103
0.077
0.150
B00D to B0WD
B004 to B0W4
B002 to B0W2
B006 to B0W6
B00G to B0WG
A
6.3
1.0
0.011
0.007
0.016
0.009
0.022
0.012
EN
Y0
A
→
→
→
Y1
Y0
Y0
0.042
0.076
0.056
0.103
0.080
0.149
A
H01
N01 Y0
A
6.3
1.0
EN
EN
0.042
0.077
0.056
0.103
0.077
0.150
EN H03
A
16.9
1.0
EN
0.011
0.007
0.016
0.009
0.022
0.012
Y0
A
→
→
→
Y1
Y0
Y0
0.029
0.038
0.039
0.051
0.057
0.073
A
16.9
1.0
Truth Table
EN
EN
A
EN
Y0
0.029
0.039
0.039
0.052
0.056
0.076
A
16.9
1.0
0
1
X
1
1
0
0
1
Z
EN
0.011
0.007
0.016
0.009
0.022
0.012
Y0
A
→
→
→
Y1
Y0
Y0
0.029
0.038
0.039
0.051
0.057
0.073
X:Irrelevant
EN
Z:High Impedance
0.029
0.039
0.039
0.052
0.056
0.076
Y0
Y1
0.011
0.007
0.016
0.009
0.022
0.012
Y0
A
→
→
→
Y1
Y0
Y0
0
1
0
1
0.029
0.038
0.039
0.051
0.057
0.073
EN
0.029
0.039
0.039
0.052
0.056
0.076
0.011
0.007
0.016
0.009
0.022
0.012
Y0
→
Y1
Block Library A13872EJ5V0BL
1 - 72
Block Library A13872EJ5V0BL
1 - 73