欢迎访问ic37.com |
会员登录 免费注册
发布采购

GP1020CGGPKR 参数 Datasheet PDF下载

GP1020CGGPKR图片预览
型号: GP1020CGGPKR
PDF下载: 下载PDF文件 查看货源
内容描述: 六通道并行相关器电路用于GPS或GLONASS接收机 [SIX-CHANNEL PARALLEL CORRELATOR CIRCUIT FOR GPS OR GLONASS RECEIVERS]
分类和应用: 外围集成电路接收机全球定位系统
文件页数/大小: 44 页 / 343 K
品牌: ZARLINK [ ZARLINK SEMICONDUCTOR INC ]
 浏览型号GP1020CGGPKR的Datasheet PDF文件第4页浏览型号GP1020CGGPKR的Datasheet PDF文件第5页浏览型号GP1020CGGPKR的Datasheet PDF文件第6页浏览型号GP1020CGGPKR的Datasheet PDF文件第7页浏览型号GP1020CGGPKR的Datasheet PDF文件第9页浏览型号GP1020CGGPKR的Datasheet PDF文件第10页浏览型号GP1020CGGPKR的Datasheet PDF文件第11页浏览型号GP1020CGGPKR的Datasheet PDF文件第12页  
GP1020
q_eol
4
14位累加
和转储
Q_PROMPT
4
输入
注册& MAG
4 · 3MHz的IF
采样
AT5 · 7MHz的2
1·4MHz
INTO
GP1020
(经输入
选择器)
正交基带
COS( VT )
1·4MHz
3
1
提示C / A
EOL C / A
CODE
发电机
CODE
DCO
EPOCH
计数器
4
14位累加
和转储
微处理器总线
支架
DCO
仙( VT )
1·4MHz
载波周期
计数器
时钟TIC
3
4
时钟TIC
I_PROMPT
4
时钟TIC
时钟TIC
同相基带
14位累加
和转储
I_EOL
4
14位累加
和转储
图。 11追踪模块的简化框图
通过把主/从编程到该模式
引脚到V
DD
(或离开它悬空和依赖
内部上拉电阻。 )
所有其他GP1020s指定的奴隶,并
通过把他们的主人编入该模式/
从动销到V
SS
.
主GP1020的SAMP CLK输出驱动器的所有
的GP1010前端。这确保了在多
GP1010应用中,所有的信号都被采样
在同一时刻在各GP1010s 。从GP1020s
有他们的采样CLK输出端悬空。
从主输出从CLK驱动
SLAVE CLK输入,所有的奴隶。
GP1020
内部电路
1-10n
MASTER CLK
600mV
GP1010
1k
5k
BIAS
10n
当MASTERRESET被释放时,时钟脉冲发生器
主站和从站 - - 所有设备都将启用。从
主设备的CLK输出将启动之后才切换
主时钟发生器已经达到了一定的阶段( 200ns的
在MASTERRESET发行后) 。的时钟发生器
从装置被复位到其对应于下一个状态
相并尽快开始计数为从CLK信号
从主达到其从CLK输入引脚。
图。 12偏置电路的主时钟
桑普的Clk
40MHz47 = 5 · 7142857MHz输出,当芯片处于
主模式;标称商标:空间比为1 : 1 。这个信号被保持
低中积极MASTERRESET而当从机模式。
TICOUT
从TIC发生器,用于采样测量输出信号
换货数据等发起的导航解决方案。 TIC不
直接驱动的微处理器,但设置在一个标志
MEAS_STATUS_A ,应通过读取被检
寄存器周期性,比如在每个INT OUT 。
TIC输出为高电平有效;活性的持续时间是4 · 54545ms
很短的TIC或9 · 0909ms长期TIC 。 TIC的上升沿
OUT为提前内的有效采样瞬间
设备通过为125ns 。旅游业议会期通过TIC_PERIOD选择
TIMER_CNTL寄存器的位或者100毫秒减为100ns ( =
99 · 9999ms ),或9.0909毫秒。
TIC IN
在一个GP1020输入的TIC通常由提供
同伴GP1020 。它的使用是由TIC_SOURCE控制
该TIMER_CNTL寄存器的位,并且被配置在最
应用程序,使主TIC OUT驱动从TIC IN 。
在一个典型的重要定时信号
硬件设计
MASTER CLK
该MASTER CLK是一个40MHz的时钟,设定的时间
在使用GP1020一个GPS接收机的全部功能。在多
GP1020系统只有主给予这个时钟,这可能
被连接在以下两种方式之一,这取决于信号
的水平。如果时钟为TTL信号被直接连接到
MASTER CLK输入偏置输出引脚悬空。
另一种选择是交流耦合的600毫伏峰对峰的信号,
当偏置输出用于设定的直流电压
主CLK引脚图,如图所示。 12.在主CLK引脚
每个从GP1020不使用,应连接到V
DD
或V
SS
.
SLAVE CLK
20MHz的1:1的标称商标:空间比例。从输出
掌握GP1020 ,输入从机,采用了双向缓冲
通过主/从控制。这个信号保持低电平时,
主控芯片复位并启动后, 200ns的范围内进行切换
MASTERRESET被释放。
8