R
Virtex-II Platform FPGAs: Pinout Information
Table 9: BG575/BGG575 BGA — XC2V1000, XC2V1500, and XC2V2000
Bank
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
Pin Description
IO_L06N_6
IO_L19P_6
Pin Number No Connect in XC2V1000 No Connect in XC2V1500
V6
U7
T8
IO_L19N_6
IO_L21P_6
AA1
Y2
Y1
W1
W2
V2
V4
V3
U6
U5
T7
IO_L21N_6/VREF_6
IO_L22P_6
IO_L22N_6
IO_L24P_6
IO_L24N_6
IO_L43P_6
IO_L43N_6
IO_L45P_6
IO_L45N_6/VREF_6
IO_L46P_6
IO_L46N_6
IO_L48P_6
T6
R8
R7
U2
U1
U4
U3
T1
IO_L48N_6
IO_L49P_6
IO_L49N_6
IO_L51P_6
IO_L51N_6/VREF_6
IO_L52P_6
IO_L52N_6
IO_L54P_6
R1
T3
IO_L54N_6
IO_L67P_6
T2
T5
T4
R6
R5
P8
P7
R2
P1
R3
P3
P5
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
IO_L67N_6
IO_L69P_6
IO_L69N_6/VREF_6
IO_L70P_6
IO_L70N_6
IO_L72P_6
IO_L72N_6
IO_L73P_6
NC
NC
IO_L73N_6
IO_L91P_6
DS031-4 (v3.5) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
63