TMS320F28027, TMS320F28027-Q1, TMS320F28027F, TMS320F28027F-Q1, TMS320F28026
TMS320F28026-Q1, TMS320F28026F, TMS320F28026F-Q1, TMS320F28023
TMS320F28023-Q1, TMS320F28022, TMS320F28021, TMS320F28020, TMS320F280200
ZHCSA13P –NOVEMBER 2008 –REVISED FEBRUARY 2021
www.ti.com.cn
9.5 VREG/BOR/POR
虽然内核和 I/O 电路运行在两个不同的电压上,这些器件有一个片载电压稳压器 (VREG) 来生成 VDD 电压,此电
压由 VDDIO 电源提供。这在应用板上免除了第二个外部稳压器的成本和空间的需要。此外,在加电和运行模式期
间,内部加电复位(POR) 和欠压复位(BOR) 电力路监控VDD 和VDDIO 电源轨。
9.5.1 片载电压稳压器(VREG)
一个线性稳压器生成内核电压 (VDD),此电压由 VDDIO 电源提供。因此,虽然在每一个 VDD 引脚上都需要电容器
来稳定生成的电压,但是运行此器件并不需要为这些引脚供电。相反地,如果功率或者冗余是应用关心的首要问
题,那么可将VREG 禁用。
9.5.1.1 使用片上VREG
要使用片上 VREG,VREGENZ 引脚应连接至低电平并且将建议的适当工作电压应用于 VDDIO 和 VDDA 引脚。在
这种情况下,内核逻辑所需的 VDD 电压将由 VREG 生成。每个 VDD 引脚需要 1.2μF(最小值)级别的电容,以
正确调节VREG。这些电容器应尽可能靠近VDD 引脚。不支持使用内部VREG 驱动外部负载。
9.5.1.2 禁用片载VREG
为了节约能源,也可禁用片载 VREG 并使用一个效率更高的外部稳压器将内核逻辑电压提供给VDD 引脚。为了启
用这个选项,VREGNZ 引脚必须被接至高电平。
Copyright © 2022 Texas Instruments Incorporated
Submit Document Feedback
53
Product Folder Links: TMS320F28027 TMS320F28027-Q1 TMS320F28027F TMS320F28027F-Q1
TMS320F28026 TMS320F28026-Q1 TMS320F28026F TMS320F28026F-Q1 TMS320F28023 TMS320F28023-
Q1 TMS320F28022 TMS320F28021 TMS320F28020 TMS320F280200