TMS320C6672
Multicore Fixed and Floating-Point Digital Signal Processor
SPRS708C—February 2012
www.ti.com
Figure 2-15
Lower Right Quadrant—C (Bottom View)
C
CVDD1
VSS
CVDD
VSS
VSS
CVDD
VSS
CVDD
VSS
VSS
CVDD
VSS
CVDD
VSS
EMIFBE1
DVDD18
RSV03
EMIFBE0
EMIFWE
RSV02
EMIFCE3
EMIFCE0
EMIFOE
EMIFRW
LRESET
EMIFCE1
TDI
EMIFCE2
TRST
TDO
TMS
TCK
R
VSS
CVDD
VSS
P
CVDD
CVDD
CVDD1
CVDD1
RESETFULL
RESETSTAT
DVDD18
N
LRESET
NMIEN
VSS
CVDD
VSS
CVDD
VSS
CVDD1
VSS
RSV26
RSV27
NMI
TIMO1
VSS
RESET
M
L
CVDD
VSS
VSS
CVDD
VSS
CVDD
VSS
VSS
CVDD
VSS
CVDD1
VSS
VSS
CVDD
VSS
CVDD1
RSV10
RSV11
VCNTL0
VCNTL1
VCNTL2
TIMI0
TIMO0
GPIO13
GPIO04
TIMI1
GPIO15
GPIO07
GPIO05
GPIO11
GPIO08
GPIO01
GPIO12
GPIO10
GPIO02
GPIO14
GPIO06
GPIO09
GPIO03
K
J
CVDD
CVDD
CVDD
DDRSL
RATE1
VSS
CVDD
VSS
VSS
CVDD
VSS
VSS
CVDD
VSS
AVDDA1
PTV15
VCNTL3
DVDD15
DVDD18
VSS
GPIO00
RSV21
MDCLK
MDIO
RSV06
RSV07
DDRCLKN
DDRCLKP
H
DDRSL
RATE0
DVDD15
DVDD15
DVDD15
G
F
VSS
DVDD15
DDRA12
DDRA14
DDRA15
VSS
DVDD15
DDRCB00
DDRCB02
DDRCB04
DDRD25
VSS
DDRD27
DDRD26
DDRD24
DDRD29
DDRD17
DDRD23
DDRD28
DDRD31
DDRD16
DDRD19
DVDD15
VSS
DDRD08
DDRD09
DDRD18
DDRD22
DDRD07
DDRD10
DDRD11
DVDD15
DVDD15
DDRD06
DDRD12
DDRD13
VSS
DVDD15
DDRD00
DDRD03
VSS
DDRA10
DDRA11
DDRA13
DDRCKE1
VSS
DDRD02
DDRD04
DDRDQM0
DDRD01
E
DVDD15
DDRCB01
D
C
DDRCB05
DDRDQM1 DDRDQS0P DDRDQS0N
DDRCLK
OUTN1
VSS
DVDD15
17
DDRCB06 DDRDQS8N DDRCB03 DDRDQS3N DDRD30
DDRCB07 DDRDQS8P DDRDQM8 DDRDQS3P DDRDQM3
DDRD21 DDRDQS2N
VSS
DDRD14 DDRDQS1N DDRD05
DVDD15
VSS
B
A
DDRCLK
OUTP1
DDRD20
DDRDQS2P DDRDQM2
DDRD15
DDRDQS1P DVDD15
16
18
19
20
21
22
23
24
25
26
27
28
29
Copyright 2012 Texas Instruments Incorporated
Device Overview 39