欢迎访问ic37.com |
会员登录 免费注册
发布采购

HYB25D256400BCL-7 参数 Datasheet PDF下载

HYB25D256400BCL-7图片预览
型号: HYB25D256400BCL-7
PDF下载: 下载PDF文件 查看货源
内容描述: [DDR DRAM, 64MX4, 0.75ns, CMOS, PBGA60]
分类和应用: 时钟动态存储器双倍数据速率内存集成电路
文件页数/大小: 83 页 / 3071 K
品牌: QIMONDA [ QIMONDA AG ]
 浏览型号HYB25D256400BCL-7的Datasheet PDF文件第34页浏览型号HYB25D256400BCL-7的Datasheet PDF文件第35页浏览型号HYB25D256400BCL-7的Datasheet PDF文件第36页浏览型号HYB25D256400BCL-7的Datasheet PDF文件第37页浏览型号HYB25D256400BCL-7的Datasheet PDF文件第39页浏览型号HYB25D256400BCL-7的Datasheet PDF文件第40页浏览型号HYB25D256400BCL-7的Datasheet PDF文件第41页浏览型号HYB25D256400BCL-7的Datasheet PDF文件第42页  
HYB25D256[400/800/160]B[T/C](L)  
256-Mbit Double Data Rate SDRAM  
Functional Description  
Maximum DQSS  
T1  
T2  
T3  
T4  
T5  
CK  
CK  
Write  
Write  
Write  
Write  
Write  
Command  
Address  
BAa, COL b  
BAa, COL x  
BAa, COL n  
BAa, COL a  
BAa, COL g  
tDQSS (max)  
DQS  
DQ  
DI a-b  
DI a-b’  
DI a-x  
DI a-x’  
DI a-n  
DI a-n’  
DI a-a  
DI a-a’  
DM  
Minimum DQSS  
T5  
T1  
T2  
T3  
T4  
CK  
CK  
Write  
Write  
Write  
Write  
Write  
Command  
Address  
BAa, COL b  
BAa, COL x  
BAa, COL n  
BAa, COL a  
BAa, COL g  
tDQSS (min)  
DQS  
DQ  
DI a-g  
DI a-b  
DI a-b’  
DI a-x  
DI a-x’  
DI a-n  
DI a-n’  
DI a-a  
DI a-a’  
DM  
DI a-b, etc. = data in for bank a, column b, etc.  
b', etc. = odd or even complement of b, etc. (i.e., column address LSB inverted).  
Each Write command may be to any bank.  
Don’t Care  
Figure 21 Random Write Cycles (Burst Length = 2, 4 or 8)  
Data Sheet  
38  
Rev. 1.21, 2004-07  
02102004-TSR1-4ZWW  
 复制成功!