RELEASED
PM7350 S/UNI DUPLEX
DATA SHEET
PMC-1980581
ISSUE 8
DUAL SERIAL LINK PHY MULTIPLEXER
7
PIN DIAGRAM
The S/UNI-DUPLEX is packaged in a 160-pin plastic ball grid array (PBGA)
package having a body size of 15 mm by 15 mm and a ball pitch of 1.00 mm.
14
13
12
11
10
9
8
7
6
5
4
3
2
1
IMASTER
LTXD[15]
IADDR[3]
LRXC[15]
IADDR[1]
LRXD[14]
ICA
LRXC[13]
TRSTB
TDI
A[2]
RSTB
A[6]
RDB
BIAS
RSTOB
A
B
C
D
E
F
IAVALID
LTXC[15]
IENB
LRXD[13]
IPRTY
LTXD[13]
IDAT[15]
LTXC[13]
TX8K
D[7]
TCK
VDD
TMS
VSS
A[0]
A[1]
A[4]
VSS
VDD
A[5]
A[7]
ALE
VSS
CSB
INTB
SCIANY
VSS
VSS
VDD
VDD
VSS
IBUS8
LTXD[14]
IADDR[0]
LRXC[14]
IDAT[14]
LTXD[12]
IDAT[13]
LTXC[12]
IADDR[4]
LRXD[15]
IADDR[2]
LTXC[14]
IDAT[11]
LRXC[12]
IDAT[12]
LRXD[12]
IDAT[10]
LTXD[11]
D[4]
D[6]
D[5]
A[3]
WRB
VSS
IDAT[7]
LRXC[11]
IDAT[8]
LRXD[11]
IDAT[9]
LTXC[11]
VDD
RX8K
D[2]
VSS
RCLK
D[3]
VDD
IFCLK
LTXC[9]
IDAT[6]
LTXD[10]
IDAT[5]
LTXC[10]
D[0]
D[1]
VDD
IDAT[3]
LTXD[8]
IDAT[1]
LTXD[7]
IDAT[4]
LTXD[9]
RXD1+
TXD1+
RXD2+
TXD2+
ATP0
QAVS
VSS
RXD1-
TXD1-
RXD2-
TXD2-
ATP1
QAVD
VDD
RES
TAVS
RAVS
TAVS
CAVS
VDD
TAVD
RESK
RAVD
TAVD
CAVD
GND
GND
GND
GND
VSS
G
H
J
IDAT[2]
LTXC[8]
ISOC
LTXD[6]
IDAT[0]
LTXC[7]
ISX LTXC[6]
ODAT[15]
LRXC[10]
OPRTY
LRXD[10]
IANYPHY
LTXD[5]
VSS
ODAT[14]
LRXD[9]
ODAT[13]
LRXC[9]
VSS
VDD
VDD
VDD
K
L
OADDR[1]
LRXD[0]
OSOC
LRXD[3]
ODAT[2]
LRXD[4]
ODAT[4]
LRXC[6]
ODAT[12]
LTXC[5]
ODAT[11]
LRXD[8]
VDD
VSS
OMASTER
LTXD[1]
OADDR[3]
LTXC[1]
OAVALID
LRXD[1]
OANYPHY
LTXD[2]
ODAT[5]
LRXD[6]
ODAT[9]
LTXC[4]
ODAT[10]
LRXC[8]
VSS
VDD
VSS
VSS
M
N
P
Unused
LTXD[0]
OADDR[2]
LTXC[0]
OADDR[4]
LRXC[1]
ODAT[1]
LRXC[4]
ODAT[3]
LRXD[5]
OFCLK
LRXC[5]
ODAT[6]
LRXC[7]
ODAT[8]
LTXC[3]
Unused
LTXD[3]
VSS
OCA LRXC[2]
OSX LRXC[3]
VDD
VSS
OADDR[0]
LRXC[0]
OENB
LRXD[2]
ODAT[0]
LTXC[2]
OBUS8
LTXD[4]
ODAT[7]
LRXD[7]
TDO
REFCLK
VSS
VDD
VSS
BOTTOM VIEW
PROPRIETARY AND CONFIDENTIAL TO PMC-SIERRA, INC., AND FOR ITS CUSTOMERS’ INTERNAL USE
16