引脚配置
100LQF 64LQFP 48QFN 引脚名称 驱动器强 POR 后 POR 后 POR 后 POR 后
开漏
引脚中断
P
度
的默认状 的上拉/ 的压摆率 的无源引
下拉设置 脚滤波器
态
2
3
2
2
3
PTE1/
LLWU_P
0
ND
ND
Hi-Z
-
FS
N
N
N
Y
PTE2/
LLWU_P
1
Hi-Z
-
FS
N
Y
4
5
4
5
PTE3
ND
ND
Hi-Z
Hi-Z
-
-
FS
FS
N
N
N
N
Y
Y
PTE4/
LLWU_P
2
6
6
PTE5
PTE6
VDD
VSS
ND
Hi-Z
-
-
-
-
-
-
FS
N
N
-
N
N
-
Y
Y
-
7
ND
Hi-Z
FS
8
3
4
4
5
7
-
-
-
-
-
-
-
-
-
9
8
-
-
-
-
9
9
VSS
-
-
-
-
10
10
USB0_D
P
Hi-Z
-
-
-
11
6
7
11
USB0_D
M
-
Hi-Z
-
-
-
-
-
12
13
14
USBVDD -
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
NC
-
-
-
8
ADC0_D
P1
Hi-Z
15
16
17
18
19
20
21
ADC0_D
M1
-
-
-
-
-
-
-
Hi-Z
Hi-Z
Hi-Z
Hi-Z
Hi-Z
Hi-Z
Hi-Z
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
ADC0_D
P2
ADC0_D
M2
9
ADC0_D
P0
10
11
12
ADC0_D
M0
ADC0_D
P3
ADC0_D
M3
22
23
24
25
26
13
14
15
16
17
12
12
13
13
VDDA
VREFH
VREFL
VSSA
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
Hi-Z
Hi-Z
Hi-Z
Hi-Z
CMP0_IN -
5
下一页继续介绍此表...
32
KS22/KS20 Microcontroller, Rev 3, 04/2016
NXP Semiconductor, Inc.