引脚配置
4.1 信号复用和引脚分配
下表显示的是各引脚上的信号以及这些引脚在本文档所支持芯片上的位置。“端口
控制模块”负责选择每个引脚上可用的 ALT 功能。
注
KS20 只配有 CAN0。而 KS22 配有两种 CAN 模块(CAN0
和 CAN1)。
100
64
48
Pin Name
默认值
ALT0
ALT1
ALT2
ALT3
UART1_TX
UART1_RX
ALT4
ALT5
ALT6
ALT7
LQFP LQFP QFN
1
2
3
4
5
1
1
2
3
4
5
PTE0/
CLKOUT32K
ADC0_SE4a
ADC0_SE5a
ADC0_SE6a
ADC0_SE7a
DISABLED
ADC0_SE4a
ADC0_SE5a
ADC0_SE6a
ADC0_SE7a
PTE0/
CLKOUT32K
SPI1_PCS1
SPI1_SOUT
SPI1_SCK
SPI1_SIN
LPI2C1_SDA
LPI2C1_SCL
RTC_
CLKOUT
2
PTE1/
LLWU_P0
PTE1/
LLWU_P0
SPI1_SIN
—
—
—
PTE2/
LLWU_P1
PTE2/
LLWU_P1
UART1_CTS_
b
PTE3
PTE3
UART1_RTS_
b
SPI1_SOUT
LPI2C1_SDA
LPI2C1_SCL
PTE4/
LLWU_P2
PTE4/
LLWU_P2
SPI1_PCS0
LPUART0_TX
6
7
—
—
6
PTE5
PTE6
DISABLED
DISABLED
PTE5
PTE6
SPI1_PCS2
SPI1_PCS3
LPUART0_RX
—
LPUART0_
CTS_b
I2S0_MCLK
USB_SOF_
OUT
8
3
4
7
VDD
VDD
VDD
9
8
VSS
VSS
VSS
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
5
9
USB0_DP
USB0_DM
USBVDD
NC
USB0_DP
USB0_DM
USBVDD
NC
USB0_DP
USB0_DM
USBVDD
NC
6
10
11
—
—
—
—
—
—
—
—
—
12
12
13
13
—
7
—
8
ADC0_DP1
ADC0_DM1
ADC0_DP2
ADC0_DM2
ADC0_DP0
ADC0_DM0
ADC0_DP3
ADC0_DM3
VDDA
ADC0_DP1
ADC0_DM1
ADC0_DP2
ADC0_DM2
ADC0_DP0
ADC0_DM0
ADC0_DP3
ADC0_DM3
VDDA
ADC0_DP1
ADC0_DM1
ADC0_DP2
ADC0_DM2
ADC0_DP0
ADC0_DM0
ADC0_DP3
ADC0_DM3
VDDA
—
—
—
9
10
11
12
13
14
15
16
17
VREFH
VREFH
VREFH
VREFL
VREFL
VREFL
VSSA
VSSA
VSSA
CMP0_IN5
CMP0_IN5
CMP0_IN5
28
NXP Semiconductor, Inc.
KS22/KS20 Microcontroller, Rev 3, 04/2016