引脚配置
1. 当启用 UART 或 LPUART 模块且 UART 或 LPUART 引脚运行时,此引脚(伪)可配置开漏模式。
4.3 模块信号说明表
下面的章节说明芯片级信号名称与模块章节中使用的信号名称的关联。同时简要
介绍信号功能和方向。
4.3.1 内核模块
表 9. JTAG 信号说明
芯片信号名称
模块信号名称
说明
I/O
JTAG_TMS
JTAG_TMS/
SWD_DIO
JTAG 测试模式选择
I
JTAG_TCLK
JTAG_TCLK /
SWD_CLK
JTAG 测试时钟
I
JTAG_TDI
JTAG_TDI
JTAG 测试数据输入
JTAG 测试数据输出
I
JTAG_TDO
JTAG_TDO /
TRACE_SWO
O
JTAG_TRST
JTAG_TRST_b
JTAG 复位
I
表 10. SWD 信号说明
芯片信号名称
模块信号名称
说明
I/O
SWD_DIO
JTAG_TMS/
SWD_DIO
串行线数据
I
SWD_CLK
JTAG_TCLK /
SWD_CLK
串行线时钟
I
表 11. TPIU 信号说明
芯片信号名称
模块信号名称
说明
I/O
TRACE_SWO
JTAG_TDO /
TRACE_SWO
通过单引脚跟踪 ARM CoreSight 调试块的输出数据
O
36
NXP Semiconductor, Inc.
KS22/KS20 Microcontroller, Rev 3, 04/2016