Philips Semiconductors
Product specification
Dual D-type flip-flop with set and reset;
positive-edge trigger
TEST CONDITIONS
SYMBOL
PARAMETER
WAVEFORMS
T
amb
=
−40
to +125
°C
t
PHL
/t
PLH
propagation delay
nCP to nQ, nQ
see Fig.7
2.0
4.5
6.0
propagation delay
nSD to nQ, nQ
see Fig.8
2.0
4.5
6.0
propagation delay
nRD to nQ, nQ
see Fig.8
2.0
4.5
6.0
t
THL
/t
TLH
output transition time
see Fig.7
2.0
4.5
6.0
t
W
clock pulse width HIGH see Fig.7
or LOW
2.0
4.5
6.0
t
W
set or reset pulse width see Fig.8
LOW
2.0
4.5
6.0
t
rem
removal time set or
reset
see Fig.8
2.0
4.5
6.0
t
su
set-up time nD to nCP
see Fig.7
2.0
4.5
6.0
t
h
hold time nCP to nD
see Fig.7
2.0
4.5
6.0
f
max
maximum clock pulse
frequency
see Fig.7
2.0
4.5
6.0
−
−
−
−
−
−
−
−
−
−
−
−
120
24
20
120
24
20
45
9
8
90
18
15
3
3
3
4.0
20
24
V
CC
(V)
MIN.
74HC74; 74HCT74
TYP.
MAX.
UNIT
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
265
53
45
300
60
51
300
60
51
110
22
19
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
MHz
MHz
MHz
2003 Jul 10
11