欢迎访问ic37.com |
会员登录 免费注册
发布采购

ISPGDX160VA-3Q208 参数 Datasheet PDF下载

ISPGDX160VA-3Q208图片预览
型号: ISPGDX160VA-3Q208
PDF下载: 下载PDF文件 查看货源
内容描述: 在系统可编程3.3V通用数字CrosspointTM [In-System Programmable 3.3V Generic Digital CrosspointTM]
分类和应用:
文件页数/大小: 37 页 / 463 K
品牌: LATTICE [ LATTICE SEMICONDUCTOR ]
 浏览型号ISPGDX160VA-3Q208的Datasheet PDF文件第15页浏览型号ISPGDX160VA-3Q208的Datasheet PDF文件第16页浏览型号ISPGDX160VA-3Q208的Datasheet PDF文件第17页浏览型号ISPGDX160VA-3Q208的Datasheet PDF文件第18页浏览型号ISPGDX160VA-3Q208的Datasheet PDF文件第20页浏览型号ISPGDX160VA-3Q208的Datasheet PDF文件第21页浏览型号ISPGDX160VA-3Q208的Datasheet PDF文件第22页浏览型号ISPGDX160VA-3Q208的Datasheet PDF文件第23页  
Specifications ispGDX160V  
External Timing Parameters (Continued)  
ispGDX160V timings are specified with a GRP load apply to any signal path traversing the GRP (MUXA-D,  
(fanout) of four I/O cells. The figure below shows the OE, CLK/CLKEN, MUXsel0-1). Global Clock signals  
GRP Delay with increased GRP loads. These deltas which do not use the GRP have no fanout delay adder.  
ispGDX160V Maximum GRP Delay vs. I/O Cell Fanout  
10  
8
6
4
2
0 4 10  
20 30  
40 50 60 70  
I/O Cell Fanout  
19  
 复制成功!